一种数据网络测试仪校准装置及方法

    公开(公告)号:CN118138506B

    公开(公告)日:2024-07-02

    申请号:CN202410532996.4

    申请日:2024-04-30

    Abstract: 本发明公开了一种数据网络测试仪校准装置及方法,所述装置包括以太网芯片、FPGA、DDR3存储器、控制器;以太网芯片与被校的数据网络测试仪相连,FPGA与以太网芯片相连,接收以太网芯片传输的以太网数据包,DDR3存储器用于存储FPGA接收的以太网数据包,控制器用于设置时延和丢包功能参数并传递给FPGA;FPGA在接收到的以太网数据包中加入模拟时延值或丢包值后,转发回数据网络测试仪,通过频率计测量两个通道间的时间间隔作为时延标准值,读取两个通道的读数计算丢包率标准值,将时延和丢包标准值与数据网络测试仪测得的时延和丢包率进行比对,计算出误差。本发明可以直接用于数据网络测试仪的校准,能够解决闭环互测的问题,提高工作效率,降低校准成本。

    光不连续性测试仪校准装置、系统及方法

    公开(公告)号:CN116131940A

    公开(公告)日:2023-05-16

    申请号:CN202310408252.7

    申请日:2023-04-17

    Abstract: 本发明公开一种光不连续性测试仪校准装置,包括:控制装置,用于发送预设的第一控制指令给所述信号发生器;信号发生器,与电吸收调制器连接,用于根据所述第一控制指令产生不连续的电信号,并将所述电信号输出给所述电吸收调制器;电吸收调制器,放置在恒温装置中,用于根据所述电信号输出与所述电信号相对应的光不连续信号;恒温装置,用于保持所述电吸收调制器处于恒定温度下;所述控制装置,还用于发送预设的第二控制指令给所述程控光衰减器;程控光衰减器,与所述电吸收调制器连接,用于根据所述第二控制指令对所述电吸收调制器输出的光不连续信号进行衰减处理,并输出光不连续校准信号。

    以太网帧头触发器
    3.
    发明授权

    公开(公告)号:CN114978960B

    公开(公告)日:2022-11-08

    申请号:CN202210914293.9

    申请日:2022-08-01

    Abstract: 本申请公开一种以太网帧头触发器,包括:FPGA芯片、存储芯片、以太网芯片、SMA接口、JTAG接口及以太网接口,其中:所述以太网芯片,与所述以太网接口电性连接,用于通过所述以太网接口接收网络性能测试设备传输的以太网数据包;所述FPGA芯片,与所述以太网芯片及所述存储芯片电性连接,用于将每一个以太网数据包转换为一个对应的脉冲信号;所述SMA接口,与所述FPGA芯片电性连接,用于输出脉冲信号;所述JTAG接口,与所述FPGA芯片电性连接,用于对所述FPGA芯片进行配置及调试;所述存储芯片,与所述FPGA芯片电性连接,用于存储数据。本申请中的以太网帧头触发器,可实现对网络性能测试设备进行校准。

    光不连续性测试仪校准装置、系统及方法

    公开(公告)号:CN116131940B

    公开(公告)日:2023-07-07

    申请号:CN202310408252.7

    申请日:2023-04-17

    Abstract: 本发明公开一种光不连续性测试仪校准装置,包括:控制装置,用于发送预设的第一控制指令给所述信号发生器;信号发生器,与电吸收调制器连接,用于根据所述第一控制指令产生不连续的电信号,并将所述电信号输出给所述电吸收调制器;电吸收调制器,放置在恒温装置中,用于根据所述电信号输出与所述电信号相对应的光不连续信号;恒温装置,用于保持所述电吸收调制器处于恒定温度下;所述控制装置,还用于发送预设的第二控制指令给所述程控光衰减器;程控光衰减器,与所述电吸收调制器连接,用于根据所述第二控制指令对所述电吸收调制器输出的光不连续信号进行衰减处理,并输出光不连续校准信号。

    一种用于TCAS模拟器的距离高度校准装置和方法

    公开(公告)号:CN118583198A

    公开(公告)日:2024-09-03

    申请号:CN202411067514.9

    申请日:2024-08-06

    Abstract: 本发明公开了一种用于TCAS模拟器的距离高度校准装置和方法,所述校准装置包括控制器、FPGA、射频适配器、时钟模块、射频放大器,控制器设置和产生询问脉冲信号并传送给FPGA,FPGA对产生的询问脉冲信号进行处理以产生询问基带信号,射频适配器将询问基带信号上变频为询问射频信号,射频放大器提高询问射频信号的功率并输出给TCAS模拟器,以及射频适配器从TCAS模拟器接收应答射频信号并将应答射频信号下变频为应答基带信号,FPGA对应答基带信号进行处理以得到应答脉冲信号,控制器从FPGA接收应答脉冲信号并对应答脉冲信号进行测量得到距离和高度参数;时钟模块为控制器提供时基信号作为时钟信号。本发明能够实现TCAS模拟器静态目标和动态目标的距离、高度参数的校准。

    一种数据网络测试仪校准装置及方法

    公开(公告)号:CN118138506A

    公开(公告)日:2024-06-04

    申请号:CN202410532996.4

    申请日:2024-04-30

    Abstract: 本发明公开了一种数据网络测试仪校准装置及方法,所述装置包括以太网芯片、FPGA、DDR3存储器、控制器;以太网芯片与被校的数据网络测试仪相连,FPGA与以太网芯片相连,接收以太网芯片传输的以太网数据包,DDR3存储器用于存储FPGA接收的以太网数据包,控制器用于设置时延和丢包功能参数并传递给FPGA;FPGA在接收到的以太网数据包中加入模拟时延值或丢包值后,转发回数据网络测试仪,通过频率计测量两个通道间的时间间隔作为时延标准值,读取两个通道的读数计算丢包率标准值,将时延和丢包标准值与数据网络测试仪测得的时延和丢包率进行比对,计算出误差。本发明可以直接用于数据网络测试仪的校准,能够解决闭环互测的问题,提高工作效率,降低校准成本。

    以太网帧头触发器
    9.
    发明公开

    公开(公告)号:CN114978960A

    公开(公告)日:2022-08-30

    申请号:CN202210914293.9

    申请日:2022-08-01

    Abstract: 本申请公开一种以太网帧头触发器,包括:FPGA芯片、存储芯片、以太网芯片、SMA接口、JTAG接口及以太网接口,其中:所述以太网芯片,与所述以太网接口电性连接,用于通过所述以太网接口接收网络性能测试设备传输的以太网数据包;所述FPGA芯片,与所述以太网芯片及所述存储芯片电性连接,用于将每一个以太网数据包转换为一个对应的脉冲信号;所述SMA接口,与所述FPGA芯片电性连接,用于输出脉冲信号;所述JTAG接口,与所述FPGA芯片电性连接,用于对所述FPGA芯片进行配置及调试;所述存储芯片,与所述FPGA芯片电性连接,用于存储数据。本申请中的以太网帧头触发器,可实现对网络性能测试设备进行校准。

Patent Agency Ranking