半导体装置的制造方法
    1.
    发明授权

    公开(公告)号:CN105321824B

    公开(公告)日:2020-03-03

    申请号:CN201510236857.8

    申请日:2015-05-11

    Abstract: 提供一种能够高精度地制造元件特性优良的超结半导体装置的制造方法。首先,重复形成n型外延层40的沉积以及成为第一并列pn层的n型杂质区域41和p型杂质区域42。沿深度方向对置的n型杂质区域41彼此和p型杂质区域42彼此分离。再沉积n型外延层40,形成p型RESURF区域、成为第二并列pn层的p型区域的p型杂质区域43b以及成为LOCOS膜16的端部正下方的p型区域的p型杂质区域43a。然后通过低温热处理形成LOCOS膜16,之后在热扩散p型基区时,使n型杂质区域41和p型杂质区域42、43b扩散,而使在深度方向的n型杂质区域41彼此以及p型杂质区域42、43b彼此相连而形成第一、第二并列pn层。

    半导体装置的制造方法
    2.
    发明公开

    公开(公告)号:CN105321824A

    公开(公告)日:2016-02-10

    申请号:CN201510236857.8

    申请日:2015-05-11

    Abstract: 提供一种能够高精度地制造元件特性优良的超结半导体装置的制造方法。首先,重复形成n型外延层40的沉积以及成为第一并列pn层的n型杂质区域41和p型杂质区域42。沿深度方向对置的n型杂质区域41彼此和p型杂质区域42彼此分离。再沉积n型外延层40,形成p型RESURF区域、成为第二并列pn层的p型区域的p型杂质区域43b以及成为LOCOS膜16的端部正下方的p型区域的p型杂质区域43a。然后通过低温热处理形成LOCOS膜16,之后在热扩散p型基区时,使n型杂质区域41和p型杂质区域42、43b扩散,而使在深度方向的n型杂质区域41彼此以及p型杂质区域42、43b彼此相连而形成第一、第二并列pn层。

Patent Agency Ranking