-
公开(公告)号:CN104641417B
公开(公告)日:2018-04-03
申请号:CN201380048634.8
申请日:2013-08-09
Applicant: 学校法人中央大学
IPC: G11C13/00 , H01L27/10 , H01L27/105
CPC classification number: G11C13/0009 , G11C11/56 , G11C13/0002 , G11C13/0004 , G11C13/0033 , G11C13/004 , G11C13/0064 , G11C13/0069 , G11C29/06 , G11C2013/0047 , G11C2013/0057 , G11C2013/0073 , G11C2013/0092 , G11C2213/79 , G11C2213/82
Abstract: 本发明的目的是在防止电阻式存储元件中发生干扰的同时提高读取速度和写入速度。根据本发明的非易失性存储装置(100)包括:存储器(102),其包括至少一个非易失性的电阻式存储元件;以及控制单元(104),其被配置为向所述电阻式存储元件写入高电阻状态或低电阻状态,其中,所述控制单元(104)使得在写入所述高电阻状态之后的验证操作时向所述电阻式存储元件所施加的偏压的方向与在写入所述低电阻状态之后的验证操作时向所述电阻式存储元件所施加的偏压的方向彼此相反。
-
公开(公告)号:CN104641417A
公开(公告)日:2015-05-20
申请号:CN201380048634.8
申请日:2013-08-09
Applicant: 学校法人中央大学
IPC: G11C13/00 , H01L27/10 , H01L27/105
CPC classification number: G11C13/0009 , G11C11/56 , G11C13/0002 , G11C13/0004 , G11C13/0033 , G11C13/004 , G11C13/0064 , G11C13/0069 , G11C29/06 , G11C2013/0047 , G11C2013/0057 , G11C2013/0073 , G11C2013/0092 , G11C2213/79 , G11C2213/82
Abstract: 本发明的目的是在防止电阻式存储元件中发生干扰的同时提高读取速度和写入速度。根据本发明的非易失性存储装置(100)包括:存储器(102),其包括至少一个非易失性的电阻式存储元件;以及控制单元(104),其被配置为向所述电阻式存储元件写入高电阻状态或低电阻状态,其中,所述控制单元(104)使得在写入所述高电阻状态之后的验证操作时向所述电阻式存储元件所施加的偏压的方向与在写入所述低电阻状态之后的验证操作时向所述电阻式存储元件所施加的偏压的方向彼此相反。
-