-
公开(公告)号:CN112800715A
公开(公告)日:2021-05-14
申请号:CN202110048177.9
申请日:2021-01-14
Applicant: 国家数字交换系统工程技术研究中心 , 天津市滨海新区信息技术创新中心
IPC: G06F30/398 , H01L27/02
Abstract: 本发明属于半导体技术领域,特别涉及一种软件定义晶上系统及数据交互方法和系统体系架构,该系统包含:晶圆级互连基板,设置在晶圆级互连基板上的若干预制件,以及用于不同预制件之间互连的软件定义晶上互连网络,每个预制件根据领域应用功能需求集成有不同函数算粒;预制件遵循统一的接口标准和物理层协议规范,且相互之间通过晶圆级互连基板和软件定义晶上互连网络进行数据交换,以利用软件定义方式重组和/或重建不同函数算粒来适应不同的应用需求和任务映射需求。本发明打破现有集成电路的设计方法、计算范式、实现材料、集成方式等边界条件,实现面向领域应用的不同预制件的灵活互连与功能重建,以满足复杂多样的应用任务需求。
-
公开(公告)号:CN112562767A
公开(公告)日:2021-03-26
申请号:CN202011596396.2
申请日:2020-12-29
Applicant: 国家数字交换系统工程技术研究中心 , 天津市滨海新区信息技术创新中心
IPC: G11C29/00
Abstract: 本发明提供一种晶上软件定义互连网络装置与方法。该装置包括:硅基板和设置在硅基板上的晶上系统网络,所述晶上系统网络中的节点包括计算节点、存储节点和网络节点,所述网络节点包括晶上路由装置;其中,所述晶上系统网络中的各个节点通过所述晶上路由装置进行互连。该方法包括:将晶上系统网络中的节点进行簇划分,每个簇内包括计算节点、存储节点和晶上路由装置;它们之间采用软件定义互连结构进行连接。本发明可增大晶圆级集成系统的集成度、提高灵活性、增加容错能力、扩大应用场景。
-
公开(公告)号:CN109358835B
公开(公告)日:2021-01-15
申请号:CN201811255611.5
申请日:2018-10-25
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F5/06
Abstract: 本发明提供了一种FIFO存储器及其数据传输方法,涉及存储器技术领域,该FIFO存储器包括:控制器,以及与所述控制器分别相连的随机存取存储器、第一计数器、第二计数器和第三计数器;且还包括至少三个串联的触发器;其中,每个所述触发器还分别与所述随机存取存储器以及所述控制器相连。本发明能够有效缩短FIFO存储器从数据写入至数据输出的延时。
-
公开(公告)号:CN110536541A
公开(公告)日:2019-12-03
申请号:CN201910784114.2
申请日:2019-08-23
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: H05K1/02
Abstract: 本发明提出一种减小stub影响的PCB设计方法,该设计方法用于减小由逻辑分析器件造成的stub,利用逻辑分析器件引脚焊盘中的盘中孔连通高速数字信号链路。相应的提出一种减小stub影响的PCB结构,包括逻辑分析器件和两个信号收发器件,第一信号收发器件的第一差分信号线、第二信号收发器件的第二差分信号线均与逻辑分析器件引脚的焊盘相连。其中,逻辑分析器件引脚的焊盘处设有盘中孔。所述PCB结构上设有过孔,第一差分信号线与过孔相连,第二差分信号线与盘中孔相连,过孔和盘中孔之间通过第三差分信号线相连。过孔处设有过孔背钻孔,盘中孔处设有盘中孔背钻孔。
-
公开(公告)号:CN109831387A
公开(公告)日:2019-05-31
申请号:CN201811593035.5
申请日:2018-12-20
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: H04L12/771 , H04L12/741 , H04L12/725 , H04L12/715 , H04L12/935 , H04L12/861 , H04L12/851
Abstract: 本发明提供了一种基于重计算的三维片上路由装置,包括通过传输通道依次连接的输入端口、旁路缓存注入单元、本地排出单元、地址计算单元、优先级排序单元、旁路缓存排出单元、重计算单元,输出端口;其中重计算单元,用于数据包优先级重计算,当数据包即将传输到下一装置时,重计算单元根据重计算策略重新计算数据包优先级。本发明一方面保证数据包优先级是合理的。另一方面可以保证数据包优先级从数据包发出到接收一直有效,避免了产生错误转向的情况。同时本发明很好地解决了本地数据包不能及时排出到IP核而被转向传输甚至形成绕路传输的问题,降低了本地数据包被转向传输以及绕路传输的次数,进而降低了数据包在网络中的传输延时。
-
公开(公告)号:CN109409138A
公开(公告)日:2019-03-01
申请号:CN201811351742.3
申请日:2018-11-13
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F21/71
Abstract: 本发明提供了一种高安全、高可靠拟态微处理器装置和数据处理方法;其中,该拟态微处理器装置包括调度器、以及分别与调度器连接的多个异构微计算控制器;调度器根据多个异构微计算控制器的接收速率,将外部设备发送的数据分发至多个异构微计算控制器,并按照预设的传输速率接收多个异构微计算控制器返回的运算结果,根据当前的工作模式,对运算结果进行拟态判决,将判决后的运算结果输出。本发明通过多个异构微计算控制器同时参与运算,即使少数异构微计算控制器收到外部攻击或发生内部漏洞,也能保证拟态微处理器装置正常工作,保证输出结果的正确性,因而提高了拟态微处理器装置的可靠性与防御攻击的能力。
-
公开(公告)号:CN109218301A
公开(公告)日:2019-01-15
申请号:CN201811032492.7
申请日:2018-09-05
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: H04L29/06
CPC classification number: H04L69/08
Abstract: 本发明提供了一种多协议间软件定义的帧头映射方法与装置,属于数据通信技术领域。本发明实施例提供的多协议间软件定义的帧头映射方法与装置,将原协议的数据帧拆分为帧头字段和数据字段;根据目标协议制定转换规则,将帧头字段转换为关键字;根据预存的关键字与关键字值的对应关系,找到关键字相对应的关键字值;根据目标协议制定转换规则,将关键字值转换为目标协议的帧头字段;将目标协议的帧头字段与数据字段组合为目标协议的数据帧,根据目标协议的不同,重新定义转换规则和表项内容,实现支持多种协议的转换,使协议转换也不再与具体协议绑定,具有很强的灵活性。
-
公开(公告)号:CN112800715B
公开(公告)日:2021-09-24
申请号:CN202110048177.9
申请日:2021-01-14
Applicant: 国家数字交换系统工程技术研究中心 , 天津市滨海新区信息技术创新中心
IPC: G06F30/398 , H01L27/02
Abstract: 本发明属于半导体技术领域,特别涉及一种软件定义晶上系统及数据交互方法和系统体系架构,该系统包含:晶圆级互连基板,设置在晶圆级互连基板上的若干预制件,以及用于不同预制件之间互连的软件定义晶上互连网络,每个预制件根据领域应用功能需求集成有不同函数算粒;预制件遵循统一的接口标准和物理层协议规范,且相互之间通过晶圆级互连基板和软件定义晶上互连网络进行数据交换,以利用软件定义方式重组和/或重建不同函数算粒来适应不同的应用需求和任务映射需求。本发明打破现有集成电路的设计方法、计算范式、实现材料、集成方式等边界条件,实现面向领域应用的不同预制件的灵活互连与功能重建,以满足复杂多样的应用任务需求。
-
公开(公告)号:CN109358835A
公开(公告)日:2019-02-19
申请号:CN201811255611.5
申请日:2018-10-25
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F5/06
CPC classification number: G06F5/065
Abstract: 本发明提供了一种FIFO存储器及其数据传输方法,涉及存储器技术领域,该FIFO存储器包括:控制器,以及与所述控制器分别相连的随机存取存储器、第一计数器、第二计数器和第三计数器;且还包括至少三个串联的触发器;其中,每个所述触发器还分别与所述随机存取存储器以及所述控制器相连。本发明能够有效缩短FIFO存储器从数据写入至数据输出的延时。
-
公开(公告)号:CN112736063A
公开(公告)日:2021-04-30
申请号:CN202011600412.0
申请日:2020-12-29
Applicant: 国家数字交换系统工程技术研究中心 , 天津市滨海新区信息技术创新中心
IPC: H01L23/528 , H01L23/58
Abstract: 本发明提供一种领域专用的软件定义晶圆级系统和预制件互连与集成方法。该系统包括:位于硅晶圆上的晶上互连网络和位于硅晶圆外、与所述晶上互连网络通过晶上微凸点进行连接的外部扩展网络;晶上互连网络包括多个晶上互连预制件,各晶上互连预制件采用晶上互连的先进技术进行连接;外部扩展网络包括外部互连预制件、处理预制件和存储预制件,所述外部互连预制件、处理预制件和存储预制件均通过晶上微凸点与所述晶上互连预制件相连接;其中,晶上互连预制件和所述外部互连预制件均为互连预制件,互连预制件、处理预制件和存储预制件是指将专用领域业务处理的预制件分别按照专用领域业务处理的互连、处理和存储功能进行划分而得到的预制件。
-
-
-
-
-
-
-
-
-