-
公开(公告)号:CN110069237B
公开(公告)日:2021-03-26
申请号:CN201910318408.6
申请日:2019-04-19
Applicant: 哈尔滨理工大学
IPC: G06F7/498
Abstract: 一种基于查找表的基‑8除法器信号处理方法,本发明涉及除法器信号处理方法。本发明的目的是为了解决现有除法器确定商值计算复杂,周期长的问题。过程为:一、得到去除符号后的除数和被除数,计算商值的符号;二、将商值需要右移的位数保存在寄存器中;三、确定迭代次数;四、迭代次数取j时,求出部分商值的三个可能取值;五、计算可能余数;六、确定第j次迭代的部分商值及余数;七、商值保存;八、将第j次迭代求出的余数作为j+1次输出;九、求出j+1次部分商值的取值;十、计算可能余数;十一、将求出的部分商值保存在寄存器的最低三位中;十二、重复执行九至十一,直到迭代完成;十三、得到最终的商值;本发明用于除法器信号处理领域。
-
公开(公告)号:CN110069237A
公开(公告)日:2019-07-30
申请号:CN201910318408.6
申请日:2019-04-19
Applicant: 哈尔滨理工大学
IPC: G06F7/498
Abstract: 一种基于查找表的基-8除法器信号处理方法,本发明涉及除法器信号处理方法。本发明的目的是为了解决现有除法器确定商值计算复杂,周期长的问题。过程为:一、得到去除符号后的除数和被除数,计算商值的符号;二、将商值需要右移的位数保存在寄存器中;三、确定迭代次数;四、迭代次数取j时,求出部分商值的三个可能取值;五、计算可能余数;六、确定第j次迭代的部分商值及余数;七、商值保存;八、将第j次迭代求出的余数作为j+1次输出;九、求出j+1次部分商值的取值;十、计算可能余数;十一、将求出的部分商值保存在寄存器的最低三位中;十二、重复执行九至十一,直到迭代完成;十三、得到最终的商值;本发明用于除法器信号处理领域。
-
公开(公告)号:CN209526699U
公开(公告)日:2019-10-22
申请号:CN201920538482.4
申请日:2019-04-19
Applicant: 哈尔滨理工大学
IPC: H03K3/3562
Abstract: 本实用新型的一种带复位端的低功耗主从D触发器涉及一种D触发器,目的是为了克服现有主从型D触发器功耗较大的问题,包括D触发器电路和双门控电路;所述双门控电路包括第一门控电路和第二门控电路;所述第一门控电路,用于根据时钟信号CLK、信号D、信号Q、信号DB和信号QB的电平状态,输出信号CKMB:信号CKMB的逻辑非信号为信号CKM;所述第二门控电路,用于根据时钟信号CLK、信号D、信号Q、信号DB和信号QB的电平状态,输出信号CKSB:信号CKSB的逻辑非信号为信号CKS;双门控电路将信号CKMB和信号CKM分别加载于主触发器中传输门的两端、将信号CKSB和信号CKS分别加载于从触发器中传输门的两端,进而控制输出信号Q的状态。
-
-