CPCI总线弹载部件应答模拟与测试设备及其实现方法

    公开(公告)号:CN103279125B

    公开(公告)日:2015-05-13

    申请号:CN201310201369.4

    申请日:2013-05-27

    Abstract: CPCI总线弹载部件应答模拟与测试设备及其实现方法,涉及一种CPCI总线弹载部件应答模拟与测试设备,并涉及其实现方法,本发明为解决现有应答模拟测试设备硬件设计复杂、实时性差、体积较大的问题。本发明所述CPCI总线弹载部件应答模拟与测试设备包括DSP、FPGA、通讯功能电路、CPCI总线、PCI总线、DSP总线、程序存储器、大容量数据缓存、大容量压载数据存储器和串行EEPROM,所述通讯功能电路包括光电隔离电路和电平转换电路,所述FPGA内部有HDLC逻辑电路、复位译码及时钟逻辑电路和读写控制电路,所述DSP内部有PCI接口电路和EMIF接口电路。本发明应用在CPCI总线导弹的自动测试系统中。

    CPCI总线弹载部件应答模拟与测试设备及其实现方法

    公开(公告)号:CN103279125A

    公开(公告)日:2013-09-04

    申请号:CN201310201369.4

    申请日:2013-05-27

    Abstract: CPCI总线弹载部件应答模拟与测试设备及其实现方法,涉及一种CPCI总线弹载部件应答模拟与测试设备,并涉及其实现方法,本发明为解决现有应答模拟测试设备硬件设计复杂、实时性差、体积较大的问题。本发明所述CPCI总线弹载部件应答模拟与测试设备包括DSP、FPGA、通讯功能电路、CPCI总线、PCI总线、DSP总线、程序存储器、大容量数据缓存、大容量压载数据存储器和串行EEPROM,所述通讯功能电路包括光电隔离电路和电平转换电路,所述FPGA内部有HDLC逻辑电路、复位译码及时钟逻辑电路和读写控制电路,所述DSP内部有PCI接口电路和EMIF接口电路。本发明应用在CPCI总线导弹的自动测试系统中。

Patent Agency Ranking