基于选择路径的相位因子结合电路

    公开(公告)号:CN101562593B

    公开(公告)日:2012-10-31

    申请号:CN200910072113.1

    申请日:2009-05-25

    Abstract: 基于选择路径的相位因子结合电路,涉及集成电路设计领域。它解决了现有正交频分复用技术中,采用时域交织分割部分传输序列法在操作过程中的数据阻塞的问题。提供一种基于选择路径的相位因子结合电路,其工作过程为:在每一个时钟周期时,状态机输出四个控制信号,四个选择器分别根据所述状态机输出的四个控制信号选择对应的累加器进行输出,在四个时钟周期后,完成与相位因子结合所产生的数据的累加过程,基于选择路径的相位因子的结合过程与数据的IFFT变换速度同步,不会造成数据的阻塞,并且不需要寄存器存储数据,硬件消耗很低。本发明适用于现有OFDM系统的PTS方法中。

    基于流水线操作的相位因子结合电路

    公开(公告)号:CN101562594B

    公开(公告)日:2011-09-07

    申请号:CN200910072114.6

    申请日:2009-05-25

    Inventor: 王进祥 吴新春

    Abstract: 基于流水线操作的相位因子结合电路,涉及集成电路设计领域。它解决了现有正交频分复用技术中,采用时域交织分割部分传输序列法在操作过程中的数据阻塞的问题。本发明的电路在电路开始工作的前四个时钟信号完成一组四个数据的相位因子结合以及存储的过程,然后在后续的四个时钟信号中,完成与相位因子结合所产生的数据的累加过程,同时还完成下一组的四个数据的相位因子结合以及存储的过程,然后重复上述四个时钟信号的动作,完成数据的传输及累加。本发明的相位因子结合电路,只需要四个时钟信号就能够完成一组数据的相位因子结合及累加的过程,与数据的IFFT变换速度同步,不会造成数据的阻塞。适用于现有OFDM系统的PTS方法中。

    基于流水线操作的相位因子结合电路

    公开(公告)号:CN101562594A

    公开(公告)日:2009-10-21

    申请号:CN200910072114.6

    申请日:2009-05-25

    Inventor: 王进祥 吴新春

    Abstract: 基于流水线操作的相位因子结合电路,涉及集成电路设计领域。它解决了现有正交频分复用技术中,采用时域交织分割部分传输序列法在操作过程中的数据阻塞的问题。本发明的电路在电路开始工作的前四个时钟信号完成一组四个数据的相位因子结合以及存储的过程,然后在后续的四个时钟信号中,完成与相位因子结合所产生的数据的累加过程,同时还完成下一组的四个数据的相位因子结合以及存储的过程,然后重复上述四个时钟信号的动作,完成数据的传输及累加。本发明的相位因子结合电路,只需要四个时钟信号就能够完成一组数据的相位因子结合及累加的过程,与数据的IFFT变换速度同步,不会造成数据的阻塞。适用于现有OFDM系统的PTS方法中。

    基于存储单元的相位因子结合方法

    公开(公告)号:CN101562592B

    公开(公告)日:2013-03-20

    申请号:CN200910072096.1

    申请日:2009-05-22

    Abstract: 基于存储单元的相位因子结合方法,涉及集成电路设计领域。它解决现有正交频分复用技术中,采用时域交织分割部分传输序列法在操作过程中的数据阻塞的问题。本发明所述的基于存储单元的相位因子结合方法,在前4个时钟周期,完成四组数据的相位因子结合以及存储的过程,在第4n+1个时钟周期,完成存储寄存器与累加寄存器之间的数据传递,在第4n+2、4n+3、4n+4个时钟周期,重复2、3、4个时钟周期操作的同时完成数据的累加过程,得到第一批信号点。然后重复5、6、7、8个时钟周期的操作获得其它的信号点,相位因子结合的速度与数据的IFFT变换速度同步,不会造成数据的阻塞,适用于现有OFDM系统的PTS方法中。

    基于选择路径的相位因子结合电路

    公开(公告)号:CN101562593A

    公开(公告)日:2009-10-21

    申请号:CN200910072113.1

    申请日:2009-05-25

    Abstract: 基于选择路径的相位因子结合电路,涉及集成电路设计领域。它解决了现有正交频分复用技术中,采用时域交织分割部分传输序列法在操作过程中的数据阻塞的问题。提供一种基于选择路径的相位因子结合电路,其工作过程为:在每一个时钟周期时,状态机输出四个控制信号,四个选择器分别根据所述状态机输出的四个控制信号选择对应的累加器进行输出,在四个时钟周期后,完成与相位因子结合所产生的数据的累加过程,基于选择路径的相位因子的结合过程与数据的IFFT变换速度同步,不会造成数据的阻塞,并且不需要寄存器存储数据,硬件消耗很低。本发明适用于现有OFDM系统的PTS方法中。

    基于存储单元的相位因子结合方法

    公开(公告)号:CN101562592A

    公开(公告)日:2009-10-21

    申请号:CN200910072096.1

    申请日:2009-05-22

    Abstract: 基于存储单元的相位因子结合方法,涉及集成电路设计领域。它解决现有正交频分复用技术中,采用时域交织分割部分传输序列法在操作过程中的数据阻塞的问题。本发明所述的基于存储单元的相位因子结合方法,在前4个时钟周期,完成四组数据的相位因子结合以及存储的过程,在第4n+1个时钟周期,完成存储寄存器与累加寄存器之间的数据传递,在第4n+2、4n+3、4n+4个时钟周期,重复2、3、4个时钟周期操作的同时完成数据的累加过程,得到第一批信号点。然后重复5、6、7、8个时钟周期的操作获得其它的信号点,相位因子结合的速度与数据的IFFT变换速度同步,不会造成数据的阻塞,适用于现有OFDM系统的PTS方法中。

Patent Agency Ranking