-
公开(公告)号:CN107193205B
公开(公告)日:2019-05-14
申请号:CN201710374780.X
申请日:2017-05-24
Applicant: 哈尔滨工业大学
IPC: G04F10/00
Abstract: 一种用于流水线型时间数字转换器的时间存储电路,属于时间测量领域,为了解决现有时间存储器无法处理时间间隔较小的输入信号问题。本发明的脉冲发生器的三个输入信号分别为Start、经过两个延时单元后的Stop和Initial,输出端作为二输入或门的第一个输入端,Trigger作为二输入或门的第二个输入信号,二输入或门的输出信号端作为栅控延时链的控制电压端;两个二号延时单元分别为:二号延时单元A和二号延时单元B;二号延时单元A的输入信号为SET信号;二号延时单元A与二号延时单元B相连;十六个三号延时单元串联在一起,串联后的输入端连接二号延时单元B的输出端;串联后的输出端为该时间存储器电路的输出端。有益效果为处理了时间间隔较小的输入信号。
-
公开(公告)号:CN107193205A
公开(公告)日:2017-09-22
申请号:CN201710374780.X
申请日:2017-05-24
Applicant: 哈尔滨工业大学
IPC: G04F10/00
CPC classification number: G04F10/005
Abstract: 一种用于流水线型时间数字转换器的时间存储电路,属于时间测量领域,为了解决现有时间存储器无法处理时间间隔较小的输入信号问题。本发明的脉冲发生器的三个输入信号分别为Start、经过两个延时单元后的Stop和Initial,输出端作为二输入或门的第一个输入端,Trigger作为二输入或门的第二个输入信号,二输入或门的输出信号端作为栅控延时链的控制电压端;两个二号延时单元分别为:二号延时单元A和二号延时单元B;二号延时单元A的输入信号为SET信号;二号延时单元A与二号延时单元B相连;十六个三号延时单元串联在一起,串联后的输入端连接二号延时单元B的输出端;串联后的输出端为该时间存储器电路的输出端。有益效果为处理了时间间隔较小的输入信号。
-