-
公开(公告)号:CN112231710B
公开(公告)日:2022-11-01
申请号:CN202011109210.6
申请日:2020-10-16
Applicant: 同济大学 , 上海创时汽车科技有限公司
Abstract: 本发明公开了一种QNX BSP启动验证方法,包括以下步骤:通过对芯片安全规则的分析,识别出与当前硬件和/或软件应用场景相关的硬件安全机制和软件启动组件;通过对硬件安全机制和软件启动组件的检测判断否异常;若硬件安全机制和软件启动组件检测中出现任意一项启动异常,则判断QNX BSP启动异常,直接触发安全反应,系统进入无法继续启动的软件死循环。本发明还公开了一种QNX BSP启动验证模块。本发明符合功能安全ASIL B能及时的检测出启动过程中功能安全相关模块的状态是否存在异常,及时的避免了以非安全的软件状态进入ASIL D的操作系统中继续运行,避免以非安全软件状态进入操作系统为操作系统正常的初始化提供了保障。
-
公开(公告)号:CN112231710A
公开(公告)日:2021-01-15
申请号:CN202011109210.6
申请日:2020-10-16
Applicant: 同济大学 , 上海创时汽车科技有限公司
Abstract: 本发明公开了一种QNX BSP启动验证方法,包括以下步骤:通过对芯片安全规则的分析,识别出与当前硬件和/或软件应用场景相关的硬件安全机制和软件启动组件;通过对硬件安全机制和软件启动组件的检测判断否异常;若硬件安全机制和软件启动组件检测中出现任意一项启动异常,则判断QNX BSP启动异常,直接触发安全反应,系统进入无法继续启动的软件死循环。本发明还公开了一种QNX BSP启动验证模块。本发明符合功能安全ASIL B能及时的检测出启动过程中功能安全相关模块的状态是否存在异常,及时的避免了以非安全的软件状态进入ASIL D的操作系统中继续运行,避免以非安全软件状态进入操作系统为操作系统正常的初始化提供了保障。
-
公开(公告)号:CN107809399B
公开(公告)日:2020-08-14
申请号:CN201711043707.0
申请日:2017-10-31
Applicant: 同济大学
IPC: H04L25/02
Abstract: 本发明公开了针对量化毫米波多天线信道提出了基于最小均方误差的信道估计方法,该方案可以在接收端接收信号被量化的情况下,实现基于最小均方误差的信道估计,并且该估计方法同时利用EM算法,使得信道估计算法不依赖准确已知信道的统计信息。本发明充分考虑了接收端量化操作对信道估计的影响,并对其进行数学建模。在应用中,只需已知信道服从的概率模型,即可利用提出的迭代算法同时实现信道和概率模型参数的联合估计。本发明的优点在于无需准确知道信道的统计信息,只需知道服从的概率分布类型,然后通过EM算法实现概率分布参数和信道的联合估计,这一优点使得所提出的信道估计方案具有较广的应用场景和较强的鲁棒性,从而保证无线通信系统的稳定性。
-
公开(公告)号:CN105843660A
公开(公告)日:2016-08-10
申请号:CN201610159967.3
申请日:2016-03-21
Applicant: 同济大学
IPC: G06F9/45
Abstract: 本发明涉及一种编译器的代码优化调度方法,应用于VLIW类型处理器,该方法包括以下步骤:(1)将代码划分成基本块;(2)对每个基本块建立数据依赖图,所述的数据依赖图包括多个结点和用于连接结点的边,所述的结点表示指令及指令所需要的机器资源,所述的边表示指令之间的数据相关性;(3)对代码进行全局调度;(4)对代码进行拓扑排序。与现有技术相比,本发明具有能更好的适应VLIW处理器等优点。
-
公开(公告)号:CN108400839B
公开(公告)日:2020-12-08
申请号:CN201810006993.1
申请日:2018-01-04
Applicant: 同济大学
Abstract: 本发明涉及一种基于模拟混沌码的HARQ方法。一帧信源比特依次进行CRC编码,FEC编码和QAM调制。发送端把QAM符号的幅度缩放后进行混沌码编码,混沌码字为重传数据包。接收端收到的数据包经过信道补偿之后,把原始数据包和重传的数据包组合起来进行混沌码软译码和QAM软解调,之后得到FEC码字的对数似然比(LLR)。LLR经过FEC译码后若通过CRC校验则完成一帧信源比特的传输,并发送ACK信号,否则发送NACK信号并等待发送端发送更多的重传数据包。与现有技术相比,本发明能显著降低接收端输出的译码后信源的误码率。
-
公开(公告)号:CN105786758B
公开(公告)日:2019-12-03
申请号:CN201610108865.9
申请日:2016-02-26
Applicant: 同济大学
IPC: G06F15/78
Abstract: 本发明涉及一种具有数据缓存功能的处理器装置。该处理器装置包括处理器内核(1)、数据存储模块和数据缓存模块(4),所述的数据缓存模块(4)设置于处理器内核(1)和数据存储模块之间,该数据缓存模块(4)缓存处理器内核(1)产生并发送至数据存储模块的数据信息(21),所述的数据缓存模块(4)包括数据缓存控制单元(22)和与之连接的数据缓存队列,该数据缓存队列包括依次排列的多个数据元素,每个数据元素对应一个数据的数据信息(21)。与现有技术相比,本发明具有结构简单、能够大大提高处理器装置运行效率等优点。
-
公开(公告)号:CN105844040B
公开(公告)日:2019-01-25
申请号:CN201610196292.X
申请日:2016-03-31
Applicant: 同济大学
Abstract: 本发明涉及一种支持多模式乘加器的数据运算方法,用于支持多种单指令多数据流模式的乘法器中,实现32位、16位、8位的实复数乘加运算,该方法包括以下步骤:(1)向向量乘加器输入被乘数A、乘数B及加数C;(2)根据不同的单指令多数据流模式,生成源操作数AR、BR、CR、AI、BI及CI;(3)将源操作数AR、BR及CR作为实部乘加器的输入进行实数乘加运算,将源操作数AI、BI及CI作为虚部乘加器的输入进行复数乘加运算;(4)向量乘加器输出运算结果。与现有技术相比,本发明具有节省硬件资源等优点。
-
公开(公告)号:CN107959651A
公开(公告)日:2018-04-24
申请号:CN201711061454.X
申请日:2017-11-02
Applicant: 同济大学
IPC: H04L27/34
CPC classification number: H04L27/3411
Abstract: 本发明公开了一种基于Nested Lattice Code的降低RCM星座峰均比的方法。这种方法减少了原来幅度高的星座点幅度,增加了所有星座点的平均幅度值,从而降低了整个星座的峰均比。该方案包括以下步骤:(1)RCM编码;(2)IQ信号调制;(3)将正方形星座图变换为六边形星座图z’;(4)基于Nested Lattice对六边形星座图z’的星座点进行编码;(5)经过AWGN信道;(6)解码器对接收信号进行Lattice解码,再经过星座图六边形逆变换后得到 (7)软解调;(8)译码。与原始方案相比,本发明提出的星座变换方法使得发送端可以大幅度降低峰均比,而译码性能损失很小,同时对收发双发协议修改很少,易于硬件实现。
-
公开(公告)号:CN104035898B
公开(公告)日:2018-01-05
申请号:CN201410244826.2
申请日:2014-06-04
Applicant: 同济大学
IPC: G06F13/18 , G06F12/0853
Abstract: 本发明涉及一种基于VLIW类型处理器的访存系统,包括:数据存储器,具有多个数据通道,多个数据通道并行访问数据存储器;指令存储器,具有写端口和读端口,写端口优先级高于读端口;处理器,包括处理器核、直接访存控制器、调试模块和仲裁器,处理器核中包括取指部件、第一访存部件和第二访存部件,取指部件与读端口连接,第一访存部件直接通过数据通道与数据存储器连接,第二访存部件、直接访存控制器和调试模块与仲裁器连接,处理器核内的其他访存部件通过总线与仲裁器连接,仲裁器通过数据通道与数据存储器连接,直接访存控制器与写端口连接。与现有技术相比,本发明具有多个访存部件同时访问存储器的效率高等优点。
-
公开(公告)号:CN105824696A
公开(公告)日:2016-08-03
申请号:CN201610157123.5
申请日:2016-03-18
Applicant: 同济大学
Abstract: 本发明涉及一种具有定时中断功能的处理器装置,该处理器装置包括内部层次、中间层次和顶层,内部层次为处理器内核,包括特殊目标寄存器、用以逐级处理指令的译码和执行流水线以及用以控制流水线运行的旁路模块和流水线暂停模块;中间层次包括处理器核以及分别与处理器核连接的外设接口和存储器,所述的处理器核内还设有中断模块和定时器,所述的定时器分别与中断模块和特殊目标寄存器连接,所述的中断模块与处理器内核连接;顶层包括调试接口、总线和直接存储访问模块,所述的调试接口与处理器核连接,所述的直接存储访问模块分别与总线和存储器连接,所述的总线与处理器核连接。与现有技术相比,本发明具有效率高、响应快等优点。
-
-
-
-
-
-
-
-
-