-
公开(公告)号:CN110299165A
公开(公告)日:2019-10-01
申请号:CN201910222199.5
申请日:2019-03-22
Applicant: 台湾积体电路制造股份有限公司
Inventor: 迈克尔·克林顿 , 布莱恩·大卫·薛菲尔德 , 蔡孟航 , 拉赞德·辛格
IPC: G11C11/412 , G11C11/419
Abstract: 存储器件包括具有第一子阵列和第二子阵列的存储器单元的阵列。多条位线连接至存储器单元,并且IO块位于第一子阵列和第二子阵列之间。位线从存储器件的第一子阵列和第二子阵列直接延伸至IO块。IO块还包括数据输入端子和数据输出端子,其中数据输入端子和数据输出端子被配置为经由多条位线接收要写入存储器单元的阵列的数据并且输出从存储器单元读取的数据。本发明的实施例还提供了存储器输入输出及其方法。
-
公开(公告)号:CN110299165B
公开(公告)日:2022-04-19
申请号:CN201910222199.5
申请日:2019-03-22
Applicant: 台湾积体电路制造股份有限公司
Inventor: 迈克尔·克林顿 , 布莱恩·大卫·薛菲尔德 , 蔡孟航 , 拉赞德·辛格
IPC: G11C11/412 , G11C11/419
Abstract: 存储器件包括具有第一子阵列和第二子阵列的存储器单元的阵列。多条位线连接至存储器单元,并且IO块位于第一子阵列和第二子阵列之间。位线从存储器件的第一子阵列和第二子阵列直接延伸至IO块。IO块还包括数据输入端子和数据输出端子,其中数据输入端子和数据输出端子被配置为经由多条位线接收要写入存储器单元的阵列的数据并且输出从存储器单元读取的数据。本发明的实施例还提供了存储器输入输出及其方法。
-