-
公开(公告)号:CN117236394A
公开(公告)日:2023-12-15
申请号:CN202310808927.7
申请日:2023-07-03
Applicant: 南京大学
Abstract: 本发明公开了一种可部署大规模神经网络的存算一体装置及方法。该装置包括预处理模块、输入驱动电路模块、存算一体模块(包括SRAM阵列和Flash阵列)、读出电路模块、ADC模块和SIMD模块。预处理模块负责输入数据的预处理,经过预处理的数据输入到输入驱动电路中,再选择输入到SRAM阵列或Flash阵列中进行存储与计算,经过阵列计算输出的电流信号输入到读出电路中转换为电压信号,再输入到ADC模块中转换成数字信号,最后输入到SIMD模块进行数据处理后输出数字信号。本发明的装置结合Flash与SRAM的优点,兼具大容量与灵活性。本发明在存算一体装置上采用迁移学习的方法部署大规模神经网络,能够实现不同任务的部署。
-
公开(公告)号:CN118869189A
公开(公告)日:2024-10-29
申请号:CN202411159145.6
申请日:2024-08-22
Applicant: 南京大学
Abstract: 本发明公开了一种轻量级算法ASCON的硬件安全实现装置及方法。其装置包括编码模块和解码模块,其中,编码模块的输入为单比特的密钥K、公开信息N、相关数据A和明文P,输出为密文C和认证标签T;解码模块的输入为单比特的密钥K、公开信息N、认证标签T、相关数据A和密文C,输出为L比特的明文。本发明的硬件装置在小面积、低功率的条件下取得了较为优秀的运算速度,可以满足绝大多数轻量级加密的使用场景,具有良好的安全性和鲁棒性。
-