-
公开(公告)号:CN109872764A
公开(公告)日:2019-06-11
申请号:CN201910047413.8
申请日:2019-01-18
Applicant: 南京大学
IPC: G11C29/42
Abstract: 本发明公开了一种多级存储单元闪存的ECC多码率编解码系统及方法,该方法主要针对多级存储单元闪存中一个物理cell上的不同page,采用了多码率ECC对其解码,以达到减少迭代次数,提升闪存器件寿命的目标。本发明针对多级存储单元闪存的主控芯片中ECC部分,采取了与传统纠错码不同的多码率编解码方案,对于RBER较小的lower page,采取高码率的LDPC码/BCH码,对于RBER较大的middle page及upper page,采取码率较低的码率的LDPC码/BCH码,通过对RBER较小的page中,分配出部分固定的校验cell给RBER较大的page,从而降低后者解码的码率,达到提升解码性能,使其正确解码,减小迭代次数,增大解码通过率,提升闪存器件寿命的作用。
-
公开(公告)号:CN109872764B
公开(公告)日:2021-01-08
申请号:CN201910047413.8
申请日:2019-01-18
Applicant: 南京大学
IPC: G11C29/42
Abstract: 本发明公开了一种多级存储单元闪存的ECC多码率编解码系统及方法,该方法主要针对多级存储单元闪存中一个物理cell上的不同page,采用了多码率ECC对其解码,以达到减少迭代次数,提升闪存器件寿命的目标。本发明针对多级存储单元闪存的主控芯片中ECC部分,采取了与传统纠错码不同的多码率编解码方案,对于RBER较小的lower page,采取高码率的LDPC码/BCH码,对于RBER较大的middle page及upper page,采取码率较低的码率的LDPC码/BCH码,通过对RBER较小的page中,分配出部分固定的校验cell给RBER较大的page,从而降低后者解码的码率,达到提升解码性能,使其正确解码,减小迭代次数,增大解码通过率,提升闪存器件寿命的作用。
-
公开(公告)号:CN109936379A
公开(公告)日:2019-06-25
申请号:CN201910066181.0
申请日:2019-01-24
Applicant: 南京大学
Abstract: 本发明公开了一种多码率LDPC码的构造方法及其解码装置,本发明首先提出一种多码率LDPC码的构造方法,并基于构造的多码率LDPC码集合,提出了多码率LDPC码的解码装置。所述方法基于准循环LDPC的代数构造,并用带有保持调整的循环移位掩模来构造多码率LDPC码集合。解码装置利用构造QC-LDPC码均一列重和循环移位的特性,在不同码率的解码之间最大程度了利用了硬件存储资源的复用,并完全复用了解码装置的计算逻辑资源。本发明应用于闪存结构中,且可以在闪存的不同使用寿命下自适应地适配码率,以达到提高闪存使用寿命和闪存读写速度的效果。
-
公开(公告)号:CN109936379B
公开(公告)日:2021-07-09
申请号:CN201910066181.0
申请日:2019-01-24
Applicant: 南京大学
Abstract: 本发明公开了一种多码率LDPC码的构造方法及其解码装置,本发明首先提出一种多码率LDPC码的构造方法,并基于构造的多码率LDPC码集合,提出了多码率LDPC码的解码装置。所述方法基于准循环LDPC的代数构造,并用带有保持调整的循环移位掩模来构造多码率LDPC码集合。解码装置利用构造QC‑LDPC码均一列重和循环移位的特性,在不同码率的解码之间最大程度了利用了硬件存储资源的复用,并完全复用了解码装置的计算逻辑资源。本发明应用于闪存结构中,且可以在闪存的不同使用寿命下自适应地适配码率,以达到提高闪存使用寿命和闪存读写速度的效果。
-
-
-