-
公开(公告)号:CN106877883A
公开(公告)日:2017-06-20
申请号:CN201710083027.5
申请日:2017-02-16
Applicant: 南京大学
Abstract: 本发明公开一种基于受限玻尔兹曼机的LDPC译码方法和装置,该方法将传统的LDPC译码算法和神经网络中的受限玻尔兹曼机相结合,利用受限玻尔兹曼机中较为成熟的数学描述对LDPC译码过程进行建模,确定能量函数,再通过训练最小化能量函数,最终获得译码后的码字。该方法和装置通过引入能够描述高维非线性映射的受限玻尔兹曼机,更加精细地进行迭代译码,获得了比之前最优的标准BP译码算法更好的效果。
-
公开(公告)号:CN107124187B
公开(公告)日:2020-08-11
申请号:CN201710311262.3
申请日:2017-05-05
Applicant: 南京大学
Abstract: 本发明公开了一种属于非易失性存储器中的纠错编码领域的LDPC码译码器。本发明根据NAND闪存纠错编码所需求的译码器码率高、吞吐率高的特点,基于等差准循环LDPC码的校验矩阵,采取了按列分组的最小和译码算法。本发明的有益效果为:基于等差准循环LDPC码的校验矩阵的性质,通过避免桶形移位器的使用,降低了译码器的面积;通过增加等差准循环LDPC码子矩阵的维度,提高了译码器的吞吐率;通过本译码器对1‑bit硬信息软译码和2‑bit软信息软译码的兼容使用,降低了闪存的平均读写次数,提高了闪存的使用寿命。
-
公开(公告)号:CN109919822B
公开(公告)日:2023-03-24
申请号:CN201910068597.6
申请日:2019-01-24
Applicant: 南京大学
Abstract: 本发明提供一种基于近似DCT变换的数字水印嵌入系统,包括输入缓存模块、加密置乱模块、近似DCT变换模块、水印嵌入模块、近似逆DCT变换模块以及输出缓存模块;所述的输入缓存模块,存储水印信息,并将外部按单行输入的图片数据进行缓存;所述的近似DCT变换模块,将输入缓存模块的图片数据采用4*4的近似DCT变换矩阵进行变换;水印嵌入模块,判断当前嵌入水印信息的值是0或是1,将近似DCT变换模块的低频数据进行放大(1+2‑6)倍或者缩小(1‑2‑6)倍;所述的近似逆DCT变换模块,将嵌入水印之后的图片数据采用4*4的近似逆DCT变换矩阵进行处理;本发明在不使用任何乘法器的情况下,既保证了结果图片的鲁棒性,又大幅度提升运算速度、降低资源消耗。
-
公开(公告)号:CN107124187A
公开(公告)日:2017-09-01
申请号:CN201710311262.3
申请日:2017-05-05
Applicant: 南京大学
Abstract: 本发明公开了一种属于非易失性存储器中的纠错编码领域的LDPC码译码器。本发明根据NAND闪存纠错编码所需求的译码器码率高、吞吐率高的特点,基于等差准循环LDPC码的校验矩阵,采取了按列分组的最小和译码算法。本发明的有益效果为:基于等差准循环LDPC码的校验矩阵的性质,通过避免桶形移位器的使用,降低了译码器的面积;通过增加等差准循环LDPC码子矩阵的维度,提高了译码器的吞吐率;通过本译码器对1‑bit硬信息软译码和2‑bit软信息软译码的兼容使用,降低了闪存的平均读写次数,提高了闪存的使用寿命。
-
公开(公告)号:CN109936379A
公开(公告)日:2019-06-25
申请号:CN201910066181.0
申请日:2019-01-24
Applicant: 南京大学
Abstract: 本发明公开了一种多码率LDPC码的构造方法及其解码装置,本发明首先提出一种多码率LDPC码的构造方法,并基于构造的多码率LDPC码集合,提出了多码率LDPC码的解码装置。所述方法基于准循环LDPC的代数构造,并用带有保持调整的循环移位掩模来构造多码率LDPC码集合。解码装置利用构造QC-LDPC码均一列重和循环移位的特性,在不同码率的解码之间最大程度了利用了硬件存储资源的复用,并完全复用了解码装置的计算逻辑资源。本发明应用于闪存结构中,且可以在闪存的不同使用寿命下自适应地适配码率,以达到提高闪存使用寿命和闪存读写速度的效果。
-
公开(公告)号:CN109919822A
公开(公告)日:2019-06-21
申请号:CN201910068597.6
申请日:2019-01-24
Applicant: 南京大学
Abstract: 本发明提供一种基于近似DCT变换的数字水印嵌入系统,包括输入缓存模块、加密置乱模块、近似DCT变换模块、水印嵌入模块、近似逆DCT变换模块以及输出缓存模块;所述的输入缓存模块,存储水印信息,并将外部按单行输入的图片数据进行缓存;所述的近似DCT变换模块,将输入缓存模块的图片数据采用4*4的近似DCT变换矩阵进行变换;水印嵌入模块,判断当前嵌入水印信息的值是0或是1,将近似DCT变换模块的低频数据进行放大(1+2-6)倍或者缩小(1-2-6)倍;所述的近似逆DCT变换模块,将嵌入水印之后的图片数据采用4*4的近似逆DCT变换矩阵进行处理;本发明在不使用任何乘法器的情况下,既保证了结果图片的鲁棒性,又大幅度提升运算速度、降低资源消耗。
-
公开(公告)号:CN109936379B
公开(公告)日:2021-07-09
申请号:CN201910066181.0
申请日:2019-01-24
Applicant: 南京大学
Abstract: 本发明公开了一种多码率LDPC码的构造方法及其解码装置,本发明首先提出一种多码率LDPC码的构造方法,并基于构造的多码率LDPC码集合,提出了多码率LDPC码的解码装置。所述方法基于准循环LDPC的代数构造,并用带有保持调整的循环移位掩模来构造多码率LDPC码集合。解码装置利用构造QC‑LDPC码均一列重和循环移位的特性,在不同码率的解码之间最大程度了利用了硬件存储资源的复用,并完全复用了解码装置的计算逻辑资源。本发明应用于闪存结构中,且可以在闪存的不同使用寿命下自适应地适配码率,以达到提高闪存使用寿命和闪存读写速度的效果。
-
-
-
-
-
-