-
公开(公告)号:CN103916122B
公开(公告)日:2017-02-01
申请号:CN201410086118.0
申请日:2014-03-10
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03L7/099
Abstract: 一种应用于FPGA的可配置压控振荡器。该压控振荡器的核心部分为一个环形振荡器,该环形振荡器具有额外的数字控制信号用对振荡中心频率进行控制。利用FPGA的配置信息对控制信号进行配置,可以调节压控振荡器的中心频率,使得该压控振荡器的输出频率可以在极大的范围内连续调节。
-
公开(公告)号:CN105244054A
公开(公告)日:2016-01-13
申请号:CN201510633972.9
申请日:2015-09-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G11C11/412
Abstract: 一种适用于宇航用SRAM型FPGA的抗单粒子瞬态加固寄存器,本发明的寄存器单元通过新型的延时单元对SET脉冲进行处理,使寄存器具有良好的抗SET能力。本发明的加固寄存器由内部数据与时钟产生电路、主锁存器、从锁存器输出缓冲级四个部分组成。内部数据与时钟产生电路使用与非门和或非门组成延时链对SET脉冲进行处理,主锁存器与从锁存器使用基于DICE结构的锁存器单元。本发明的加固寄存器利用DICE单元的固有特点,仅使用一个的延时链同时屏蔽时钟端CLK与数据端D上的SET脉冲。与以往的SET加固寄存器相比,本发明的延时单元更少,这使得加固寄存器整体面积小于传统加固方法。
-
公开(公告)号:CN105244054B
公开(公告)日:2018-02-23
申请号:CN201510633972.9
申请日:2015-09-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G11C11/412
Abstract: 一种适用于宇航用SRAM型FPGA的抗单粒子瞬态加固寄存器,本发明的寄存器单元通过新型的延时单元对SET脉冲进行处理,使寄存器具有良好的抗SET能力。本发明的加固寄存器由内部数据与时钟产生电路、主锁存器、从锁存器输出缓冲级四个部分组成。内部数据与时钟产生电路使用与非门和或非门组成延时链对SET脉冲进行处理,主锁存器与从锁存器使用基于DICE结构的锁存器单元。本发明的加固寄存器利用DICE单元的固有特点,仅使用一个的延时链同时屏蔽时钟端CLK与数据端D上的SET脉冲。与以往的SET加固寄存器相比,本发明的延时单元更少,这使得加固寄存器整体面积小于传统加固方法。
-
公开(公告)号:CN103916122A
公开(公告)日:2014-07-09
申请号:CN201410086118.0
申请日:2014-03-10
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03L7/099
Abstract: 一种应用于FPGA的可配置压控振荡器。该压控振荡器的核心部分为一个环形振荡器,该环形振荡器具有额外的数字控制信号用对振荡中心频率进行控制。利用FPGA的配置信息对控制信号进行配置,可以调节压控振荡器的中心频率,使得该压控振荡器的输出频率可以在极大的范围内连续调节。
-
-
-