-
公开(公告)号:CN112491391A
公开(公告)日:2021-03-12
申请号:CN202011347606.4
申请日:2020-11-26
Applicant: 北京工业大学
IPC: H03H17/02
Abstract: 本发明公开了一种音频DAC的插值滤波器实现结构,采用级联形式的滤波器实现结构,使用多个滤波器级联实现更高的阶数,通过基于计数器的使能信号产生模块以及门控时钟产生模块的控制来降低各个滤波器的功耗。门控时钟采用同一个时钟源,更利于实现以及电路移植,降低了后端设计难度。单个滤波器通过采用半带滤波器和级联梳状积分滤波器的组合来降低系数数量,减少了运算量以及存储量,利用对称性降低了系数数量和存储量,使用CSD编码的方法对乘法运算进行优化,降低乘法需要的功耗以及面积。配合门控时钟以及使能控制信号对运算逻辑进行时分复用处理,每个滤波器只需要一组运算逻辑,通过时分复用的方式实现大量的运算,极大的减少了功耗及面积损耗。
-
公开(公告)号:CN112491391B
公开(公告)日:2023-06-23
申请号:CN202011347606.4
申请日:2020-11-26
Applicant: 北京工业大学
IPC: H03H17/02
Abstract: 本发明公开了一种音频DAC的插值滤波器实现结构,采用级联形式的滤波器实现结构,使用多个滤波器级联实现更高的阶数,通过基于计数器的使能信号产生模块以及门控时钟产生模块的控制来降低各个滤波器的功耗。门控时钟采用同一个时钟源,更利于实现以及电路移植,降低了后端设计难度。单个滤波器通过采用半带滤波器和级联梳状积分滤波器的组合来降低系数数量,减少了运算量以及存储量,利用对称性降低了系数数量和存储量,使用CSD编码的方法对乘法运算进行优化,降低乘法需要的功耗以及面积。配合门控时钟以及使能控制信号对运算逻辑进行时分复用处理,每个滤波器只需要一组运算逻辑,通过时分复用的方式实现大量的运算,极大的减少了功耗及面积损耗。
-
公开(公告)号:CN112383308A
公开(公告)日:2021-02-19
申请号:CN202011342612.0
申请日:2020-11-26
Applicant: 北京工业大学
IPC: H03M1/10
Abstract: 本发明公开了一种基于LMS算法逐次逼近式模拟数字转换器校准方法,是一种采用两个整数型非二进制分段电容阵列的ADC的失调双注入数字LMS算法校准方案。逐次逼近型ADC的精度主要受DAC中单位电容的失配、寄生效应以及噪声等非理想因素的影响,其中最主要的是电容失配影响,在提高ADC精度方法上,采用数字校准的方式更加方便并可以实现更为复杂的功能。本发明所采用的LMS算法校准,属于后台校准的一种方法,在ADC正常工作阶段同步地进行,并不会影响正常的工作,在ADC工作中通过LMS算法对数值权重不断进行调节以达到提高精度的目的。在算法实现方面,LMS算法的计算复杂度低,硬件开销小,易于实现。
-
公开(公告)号:CN111026691B
公开(公告)日:2021-05-25
申请号:CN201911269809.3
申请日:2019-12-11
Applicant: 北京工业大学
IPC: G06F13/38
Abstract: 本发明公开了基于APB总线的OWI通讯设备,所述OWI装置包括APB总线接口模块和OWI通讯接口模块;本设计为实现基于APB总线上的单线通讯方法,通过APB总线模块对OWI模块进行控制,解决了APB总线上多线的通讯方式,将TX和RX合并在一根线上,从而实现了APB总线上单线通讯。本设计中在片选信号拉高后,APB接口模块通过控制模块控制OWI接口接收或发送数据,将TX与RX都通过一根线进行传输数据,实现一种单线的通讯方式。
-
公开(公告)号:CN111026691A
公开(公告)日:2020-04-17
申请号:CN201911269809.3
申请日:2019-12-11
Applicant: 北京工业大学
IPC: G06F13/38
Abstract: 本发明公开了基于APB总线的OWI通讯设备,所述OWI装置包括APB总线接口模块和OWI通讯接口模块;本设计为实现基于APB总线上的单线通讯方法,通过APB总线模块对OWI模块进行控制,解决了APB总线上多线的通讯方式,将TX和RX合并在一根线上,从而实现了APB总线上单线通讯。本设计中在片选信号拉高后,APB接口模块通过控制模块控制OWI接口接收或发送数据,将TX与RX都通过一根线进行传输数据,实现一种单线的通讯方式。
-
-
-
-