一种减小线长的方法、电子设备及计算机可读存储介质

    公开(公告)号:CN112417808A

    公开(公告)日:2021-02-26

    申请号:CN202011412812.9

    申请日:2020-12-04

    IPC分类号: G06F30/394

    摘要: 一种减小线长的方法,其特征在于,包括以下步骤:确定驱动单元、负载单元、缓冲器单元之间的连接关系;根据缓冲器单元的位置,对其进行翻转调整。本发明的减小线长的方法,在插入缓冲器单元时,根据芯片内单元位置及物理布线的实际情况,通过翻转缓冲器单元,改变单元管脚位置,以达到减小布线长度、降低布线难度的目的,从而使得时序ECO优化方案对局部布线的影响更小,精确度和一致性更好。

    一种加速标准单元增量布局合理化的方法

    公开(公告)号:CN106650137B

    公开(公告)日:2020-07-10

    申请号:CN201611242903.6

    申请日:2016-12-29

    IPC分类号: G06F30/392 G06F30/398

    摘要: 一种加速标准单元增量布局合理化的方法,包括以下步骤:确定需要进行增量布局的电路单元,寻找匹配的单元行;在目标位置附近搜索匹配的单元行,利用分支定界的方法加速寻找距离目标位置最近的合法位置的过程。本发明的加速标准单元增量布局合理化的方法,采用分支定界的方法,设置阈值参数,过滤掉解空间中的次优解方案,在增量布局中,缩短了寻找标准单元的合法位置的时间,提高设计优化的效率。

    一种通过调整时钟树分支改善时序的交互式ECO方法

    公开(公告)号:CN107908884B

    公开(公告)日:2020-04-07

    申请号:CN201711157082.0

    申请日:2017-11-20

    IPC分类号: G06F30/396 G06F119/12

    摘要: 一种通过调整时钟树分支改善时序的交互式ECO方法,包括以下步骤:读入同步单元所在的存在时序违反的时序路径报告;根据给定的时序路径报告内容,预估时钟树分支需要调整的级数;在物理版图上,高亮显示时钟树分支所在位置;根据实际物理分布的情况,选取合适的驱动点,完成交互式的时钟树分支的调整。本发明的通过调整时钟树分支改善时序的交互式ECO方法,根据输入的时序报告信息及时序优化目标,预估时钟树分支调整带来的时序改善,通过在芯片版图上检查单元位置及线网的物理分布情况,交互式地选取合适的时钟树分支驱动点,从而达到调整时钟路径延迟来改善时序的目的。

    一种在单元库检查工具中集成检查结果的方法及装置

    公开(公告)号:CN110879930A

    公开(公告)日:2020-03-13

    申请号:CN201911133615.0

    申请日:2019-11-19

    IPC分类号: G06F30/33 G06F115/06

    摘要: 一种在单元库检查工具中集成检查结果的方法,包括以下步骤:1)创建静态检查报告错误信息的收集器,配置错误信息的pattern内容,读入静态的检查报告文件;2)添加“Reserved”的检查条目,指定检查程序或者脚本的位置,以及所需参数,检查程序或者脚本,生成检查结果文件;3)EDA工具展示检查结果。本发明的在单元库检查工具中集成检查结果的方法,可以在EDA工具中集成用户特殊的单元库检查结果,并采用EDA工具图形化的方法进行结果展示,便于观测、追踪检查结果,从而提高单元库的检查效率。

    一种库单元时延功耗状态完整性的检查方法

    公开(公告)号:CN106611088B

    公开(公告)日:2019-10-08

    申请号:CN201611233543.3

    申请日:2016-12-28

    发明人: 周舒哲 陈彬 刘毅

    IPC分类号: G06F17/50

    摘要: 一种库单元时延功耗状态完整性的检查方法,包括步骤:获取单元库中定义的所有状态集合,组成目标集合;根据所有管脚的名称枚举出所有状态集合,组成状态总集合;根据单元的功能定义,以及不同模型的特点从所述目标集合中求出非法状态集合;基于所述非法状态集合,比较所述状态总集合和所述目标集合,得出重复和缺失的状态集合。本发明提供的库单元时延功耗状态完整性的检查方法,通过检查定义时延和功耗的条件,对时序单元库(Timing Library)中的状态(condition)完备性进行分析,查找出错误定义、重复定义,以及遗漏的状态。

    一种定位数字时序路径spice仿真失败的方法

    公开(公告)号:CN109684746A

    公开(公告)日:2019-04-26

    申请号:CN201811608230.0

    申请日:2018-12-27

    IPC分类号: G06F17/50

    摘要: 一种定位数字时序路径spice仿真失败的方法,包括以下步骤:读取仿真波形文件内容,列出预仿真时序路径上的每个节点连同其时序边的值和spice仿真后每个节点上时序边的值;检查时序路径上的每个节点的信号跳变情况;根据检查结果判断仿真失败原因。本发明将整条时序路径上的每个节点实际信号与期望信号相比较,同时将每个元件不在当前路径上的管脚偏置值列出来,快速方便的找到仿真失败的原因并进行定位。

    一种追踪电路时序路径连接性的方法

    公开(公告)号:CN107622157A

    公开(公告)日:2018-01-23

    申请号:CN201710831771.9

    申请日:2017-09-15

    IPC分类号: G06F17/50

    摘要: 一种追踪电路时序路径连接性的方法,包括步骤:找出电路中的起始单元和终止单元;添加虚拟节点和连接边,建立保留起始单元和终止单元之间原有的时序约束关系的虚拟连接图;通过虚拟连接图进行时序路径连接性的追踪。本发明能够把电路中复杂的线网关系化简为虚拟连接图,只保留起始单元、终止单元、虚拟节点和连接信息,从而化简问题的规模,省略中间大量的组合电路单元。而添加虚拟节点的方法,可以在保证电路的起始单元、终止单元的时序连接性不变的前提下,有效地降低连接边数目,把N2数量级的内存占用量降低到线性数量级。

    一种降低电路中时序器件漏电功耗的方法

    公开(公告)号:CN104573148B

    公开(公告)日:2017-11-14

    申请号:CN201310485457.1

    申请日:2013-10-17

    IPC分类号: G06F17/50

    摘要: 一种降低电路中时序器件漏电功耗的方法,随着集成电路尺寸的不断缩小,漏电功耗在总功耗中比例不断提升。同时时钟系统日益复杂,时序器件所占比例不断升高,有效降低时序器件的漏电功耗已不容忽视。采用将低阈值电压(LVT)置换为高阈值电压(HVT)的技术降低漏电功耗,主要难点在于电路的时序约束不能被违反。本文根据时序器件的特点,分析了两种时延变化,一种是setup约束,另一种是时钟端到输出端的时延;提供了建立时序器件之间关联表的方法,记录所有时序器件之间关联关系的信息;针对优化电路不违反时序的约束的要求,提出了利用时延变化量(delta)与时延余量(slack)的比较以及关联表对可置换时序器件进行过滤的方法,达到了降低漏电功耗的目的。

    一种LEF库与GDS库障碍图层对比检查的方法

    公开(公告)号:CN106815384A

    公开(公告)日:2017-06-09

    申请号:CN201510868355.7

    申请日:2015-12-02

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5081

    摘要: 随着超大规模集成电路的不断发展,在标准单元库设计和IP模块设计中,都会面对越来越复杂的LEF库和越来越庞大的GDS库。如何保证LEF库单元和GDS库单元之间的一致性,提高设计质量已经成为了业界关注的焦点。本文提出了一种方法,针对各个对应的布线层,抽取LEF库中的管脚图形和OBS障碍图层图形,对比检查与GDS库中形状的覆盖关系。如果发现有设计不一致的情况,利用图形化高亮显示结果,并提供详细的文本检查报告,帮助使用者方便地进行库单元的检查与修正,以保证设计质量。

    一种库单元时延功耗状态完整性的检查方法

    公开(公告)号:CN106611088A

    公开(公告)日:2017-05-03

    申请号:CN201611233543.3

    申请日:2016-12-28

    发明人: 周舒哲 陈彬 刘毅

    IPC分类号: G06F17/50

    摘要: 一种库单元时延功耗状态完整性的检查方法,包括步骤:获取单元库中定义的所有状态集合,组成目标集合;根据所有管脚的名称枚举出所有状态集合,组成状态总集合;根据单元的功能定义,以及不同模型的特点从所述目标集合中求出非法状态集合;基于所述非法状态集合,比较所述状态总集合和所述目标集合,得出重复和缺失的状态集合。本发明提供的库单元时延功耗状态完整性的检查方法,通过检查定义时延和功耗的条件,对时序单元库(Timing Library)中的状态(condition)完备性进行分析,查找出错误定义、重复定义,以及遗漏的状态。