-
公开(公告)号:CN119948556A
公开(公告)日:2025-05-06
申请号:CN202380010486.4
申请日:2023-09-04
Applicant: 京东方科技集团股份有限公司 , 重庆京东方显示技术有限公司 , 北京京东方技术开发有限公司
IPC: G09G3/36 , G06F1/10 , G09G3/3266 , G09G3/32 , G11C19/28
Abstract: 一种移位寄存器(SR)、栅极驱动电路(GOA)及显示面板,属于显示技术领域。移位寄存器(SR)的第一输入子电路(M3)响应第一类时钟信号(KA)的第一电平而使得第一电源电压(V1)写入第一节点(N1);第二输入子电路(M2)响应信号输入端(In)上的第一电平而使得第一类时钟信号(KA)写入第一节点(N1);第一输出单元响应第一节点(N1)上的第一电平而输出第二电源电压(V2);第一控制子电路(M1)响应信号输入端(In)上的第一电平而使得第二类时钟信号(KB)写入第二节点(N2);第二控制子电路(M4)响应于第一节点(N1)上的第一电平而使得第二类时钟信号(KB)写入第三节点(N3);第三控制子电路(M5)响应于第一类时钟信号(KA)的第一电平而使得第三节点(N3)和第二节点(N2)之间导通;第二输出单元响应第二节点(N2)的第一电平而输出第一电源电压(V1)。这可以保证移位寄存器(SR)的稳定输出。
-
公开(公告)号:CN117219147A
公开(公告)日:2023-12-12
申请号:CN202211225514.8
申请日:2022-06-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域。显示基板包括设置于移位寄存器,移位寄存器包括多级驱动电路,驱动电路包括第一输入电路、第二输入电路、第一输出电路和控制电路;第一输出电路向第一驱动信号输出端提供第一扫描驱动信号;第一输入电路向第三节点输入信号;第二输入电路在第三节点的电位的控制下,将电源线提供的信号输入至第二节点;控制电路控制第三节点的电位和第一节点的电位;显示基板还包括设置于驱动电路区域的时钟信号线组,时钟信号线组提供时钟信号;时钟信号线组位于第二输入电路包括的晶体管的有源层靠近显示区域的一侧。本发明减短显示基板包括的驱动电路的沿第一方向的宽度,实现窄边框。
-
公开(公告)号:CN114724613B
公开(公告)日:2022-10-28
申请号:CN202210644140.7
申请日:2022-06-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域。显示基板包括设置于衬底基板上的移位寄存器,移位寄存器包括多级驱动电路,在衬底基板的驱动电路区域中设置有多级驱动电路;一级驱动电路区域包括第一区域和第二区域,在第一区域中设置有第一种类型晶体管,在第二区域中设置有第二种类型晶体管;第一区域的一侧边为电源线远离第二区域的侧边,第一区域的另一侧边为靠近第二区域一侧的第一种类型晶体管的有源层靠近第二区域的侧边;第二区域的一侧边是电源线远离第一区域的侧边,第二区域的另一侧边是靠近第二区域一侧的第一种类型晶体管的有源层靠近所述第二区域的侧边。本发明减短显示基板包括的驱动电路的沿第一方向的宽度,实现窄边框。
-
公开(公告)号:CN114724613A
公开(公告)日:2022-07-08
申请号:CN202210644140.7
申请日:2022-06-09
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266
Abstract: 本发明提供一种显示基板和显示装置,涉及显示技术领域。显示基板包括设置于衬底基板上的移位寄存器,移位寄存器包括多级驱动电路,在衬底基板的驱动电路区域中设置有多级驱动电路;一级驱动电路区域包括第一区域和第二区域,在第一区域中设置有第一种类型晶体管,在第二区域中设置有第二种类型晶体管;第一区域的一侧边为电源线远离第二区域的侧边,第一区域的另一侧边为靠近第二区域一侧的第一种类型晶体管的有源层靠近第二区域的侧边;第二区域的一侧边是电源线远离第一区域的侧边,第二区域的另一侧边是靠近第二区域一侧的第一种类型晶体管的有源层靠近所述第二区域的侧边。本发明减短显示基板包括的驱动电路的沿第一方向的宽度,实现窄边框。
-
公开(公告)号:CN117672139A
公开(公告)日:2024-03-08
申请号:CN202211012901.3
申请日:2022-08-23
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3233
Abstract: 一种像素电路及其驱动方法、显示面板、显示装置。在该像素电路中,驱动电路的控制端与存储电路连接于第一节点,第一发光控制电路与驱动电路的第一端连接于第二节点。该像素电路的驱动方法包括:在数据写入阶段之前,第一复位电路导通,以将第一复位电压施加至驱动电路的控制端,从而对第一节点进行复位,第一发光控制电路导通,以将第一电压施加至驱动电路的第一端,从而对第二节点进行复位;在数据写入阶段,数据写入电路导通,以将数据信号写入驱动电路的第一端;在发光阶段,第一发光控制电路导通,发光元件根据驱动电流发光。该方法可以降低或消除残余电荷对写入数据的精确度和发光阶段发光器件阳极的电位的影响,实现显示效果的优化。
-
公开(公告)号:CN116762123A
公开(公告)日:2023-09-15
申请号:CN202280000035.8
申请日:2022-01-14
Applicant: 京东方科技集团股份有限公司 , 北京京东方技术开发有限公司
IPC: G09G3/36
Abstract: 一种驱动控制电路,包括:输入电路(10)、第一输出电路(11)以及第二输出电路(12)。第一输出电路(11)与输入电路(10)和第一输出端(OUT1)电连接,配置为在输入电路(11)的控制下,从第一输出端(OUT1)输出第一输出信号。第二输出电路(12)与输入电路(10)和第二输出端(OUT2)电连接,或者与第一输出端(OUT1)和第二输出端(OUT2)电连接,配置为在输入电路(10)或第一输出端(OUT1)的控制下,从第二输出端(OUT2)输出第二输出信号。第一输出信号不同于第二输出信号。
-
公开(公告)号:CN118865849A
公开(公告)日:2024-10-29
申请号:CN202310477011.8
申请日:2023-04-27
Applicant: 京东方科技集团股份有限公司 , 重庆京东方显示技术有限公司
IPC: G09G3/20 , G09G3/3233
Abstract: 本公开提供了一种像素驱动电路及其驱动方法、显示面板、显示装置,涉及显示技术领域。像素驱动电路包括驱动电路和纠偏电路,驱动电路与第一节点、第二节点以及第三节点连接;纠偏电路与第三电压端、第四控制端、所述第一节点以及所述第二节点连接,或与第三电压端、第四控制端、所述第一节点以及所述第三节点连接;所述纠偏电路被配置为,在所述第四控制端的信号控制下,根据所述第一节点的信号,在第所述三节点写入第一纠偏信号,在所述第二节点写入第二纠偏信号,所述第一纠偏信号和所述第二纠偏信号均包括所述第一节点的数据信号,改善了残像问题。
-
公开(公告)号:CN118226979A
公开(公告)日:2024-06-21
申请号:CN202311368087.3
申请日:2023-10-20
Applicant: 京东方科技集团股份有限公司 , 重庆京东方显示技术有限公司
Abstract: 一种显示基板和显示装置,该显示基板包括:绑定区域,所述绑定区域包括凸起区域,所述凸起区域包括多个凸起子区域,每个凸起子区域包括基底、第一金属层、第二金属层、第三金属层。该显示基板能够避免触控金属层残留而导致的异常显示。
-
公开(公告)号:CN118139472A
公开(公告)日:2024-06-04
申请号:CN202410370695.6
申请日:2024-03-28
Applicant: 京东方科技集团股份有限公司 , 重庆京东方显示技术有限公司
IPC: H10K59/122 , H10K59/121 , H10K50/13 , H10K59/126 , H10K59/12
Abstract: 本公开的实施例提供了一种显示面板、显示面板的制备方法及显示装置,涉及显示技术领域,用于提高显示面板的显示效果。该显示面板包括基板、像素定义层、发光功能层和隔断结构。像素定义层位于基板的一侧。像素定义层开设有多个像素开口,多个像素开口包括相邻设置的第一像素开口和第二像素开口。发光功能层位于像素定义层远离基板的一侧,发光功能层包括第一发光层、电荷产生层和第二发光层。隔断结构位于第一像素开口和第二像素开口之间。发光功能层中至少电荷产生层在隔断结构处断开。隔断结构远离基板的表面,相比像素定义层远离基板的表面靠近基板;或者隔断结构远离基板的表面,与像素定义层远离基板的表面齐平。上述显示面板用于显示图像。
-
公开(公告)号:CN112071889B
公开(公告)日:2024-06-04
申请号:CN202010984713.1
申请日:2020-09-18
Applicant: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC: H10K59/122 , H10K59/173 , H10K77/10 , H10K50/844 , H10K71/00
Abstract: 本发明公开了一种阵列基板、显示装置及制作方法,该阵列基板包括第一显示区域和第二显示区域,第一显示区域包括按照第一像素密度阵列排布的第一像素,第一显示区域的有机层包括具有第一深度的第一隔离槽,第一显示区域的无机层包括贯通其的第一过孔,第一过孔与第一隔离槽对应设置以露出第一隔离槽;第二显示区域包括按照第二像素密度阵列排布的第二像素,第二显示区域的有机层包括具有第二深度的第二隔离槽,第二显示区域的无机层包括贯通其的第二过孔,第二过孔与第二隔离槽对应设置以部分露出第二隔离槽,第二显示区域的蒸镀层对应于第二隔离槽的边缘位置断开;第一像素密度大于第二像素密度,第一深度小于第二深度。
-
-
-
-
-
-
-
-
-