一种递增序列生成方法及装置

    公开(公告)号:CN111611772A

    公开(公告)日:2020-09-01

    申请号:CN201910137319.1

    申请日:2019-02-25

    Inventor: 邓阁 王鹏 卢立宁

    Abstract: 本发明公开了一种递增序列生成方法及装置,该方法包括:将当前序列转换为字符数组,获得目标字符数组;获取目标字符数组的最后一位字符,并将最后一位字符转换成ASCII码十六进制值,获得与最后一位字符对应的转换编码;对转换编码增加预设增量,判断相加后结果是否在预设区间内,如果是,则将相加后结果对应的字符确定为递增后的字符值,获得目标序列;若相加后结果在特殊字符取值区间,则对转换编码进行循环增量处理,直至相加后结果在预设区间内,获得目标序列;若相加后结果为预设编码值,则将转换编码确定为零,并对最后一位字符对应的前一位字符进行编码处理,获得当前序列对应的目标序列。通过本发明实现了逻辑简化和提高扩展性的目的。

    一种递增序列生成方法及装置

    公开(公告)号:CN111611772B

    公开(公告)日:2024-01-09

    申请号:CN201910137319.1

    申请日:2019-02-25

    Inventor: 邓阁 王鹏 卢立宁

    Abstract: 本发明公开了一种递增序列生成方法及装置,该方法包括:将当前序列转换为字符数组,获得目标字符数组;获取目标字符数组的最后一位字符,并将最后一位字符转换成ASCII码十六进制值,获得与最后一位字符对应的转换编码;对转换编码增加预设增量,判断相加后结果是否在预设区间内,如果是,则将相加后结果对应的字符确定为递增后的字符值,获得目标序列;若相加后结果在特殊字符取值区间,则对转换编码进行循环增量处理,直至相加后结果在预设区间内,获得目标序列;若相加后结果为预设编码值,则将转换编码确定为零,并对最后一位字符对应的前一位字符进行编码处理,获得当前序列对应的目标序列。通过本发明实现了逻辑简化和提高扩展性的目的。

Patent Agency Ranking