-
公开(公告)号:CN102573113A
公开(公告)日:2012-07-11
申请号:CN201010622309.6
申请日:2010-12-27
Applicant: 北京中电华大电子设计有限责任公司
Abstract: 本发明提供一种具有多种主机接口,或不依赖主机可以自行工作的无线局域网SoC芯片结构。本发明根据无线局域网芯片的工作特点,发明了一种以32位处理器为核心的具有多种主机接口,或不依赖主机可以自行工作无线局域网SoC芯片结构。通过采用该本SoC芯片结构,达到保证该无线局域网芯片可以适配多种主机接口,或不依赖主机而自行工作,同时不影响无线局域网芯片网络传输性能的目的。
-
公开(公告)号:CN102567272A
公开(公告)日:2012-07-11
申请号:CN201010622319.X
申请日:2010-12-27
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06F13/42
Abstract: 本发明是一种提高SPI接口电路工作频率的方法,提供一种SPI slave接口的高速实现方法。通过把SPI接口的SCK信号当作时钟处理,使SPI接口信号和内部总线信号实现异步通信,从而解除SCK时钟过分依赖内部总线时钟的缺陷,使SCK最高工作频率可以达到内部总线时钟的6倍左右。
-
公开(公告)号:CN101959291A
公开(公告)日:2011-01-26
申请号:CN200910088800.2
申请日:2009-07-16
Applicant: 北京中电华大电子设计有限责任公司
CPC classification number: Y02D70/14
Abstract: 本发明提供一种无线局域网卡芯片的时钟管理方法。无线局域网络工作特点要求无线局域网卡芯片在保证正常数据传输的同时具有低功耗的工作特性。因此,要求在进行无线局域网卡芯片设计时充分采用低功耗芯片设计方法。本发明提出一种无线局域网卡芯片的时钟管理方法,达到降低芯片工作功耗的目的。
-
公开(公告)号:CN101959185A
公开(公告)日:2011-01-26
申请号:CN200910088797.4
申请日:2009-07-16
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 赵彦光
Abstract: 本发明通过合理的功能划分,提出了一种无线局域网中加解密硬件电路实现的架构,该架构独立于无限局域网芯片的MAC结构设计,能够适用于不同结构的MAC设计,易于重用,从而缩短一款无线局域网芯片的开发周期。
-
公开(公告)号:CN101753290A
公开(公告)日:2010-06-23
申请号:CN200810227985.6
申请日:2008-12-04
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 赵彦光
IPC: H04L9/06
Abstract: 本发明提供一种无线局域网WAPI和CCMP加解密的设计方法。结合WAPI和CCMP算法特点,使二者在硬件实现上糅为一体,用一套外围电路实现了两种协议的加解密。这两种电路的数据加解密和数据完整性校验运算采用串行运算,节约了加密算法核。
-
公开(公告)号:CN102545574A
公开(公告)日:2012-07-04
申请号:CN201010622316.6
申请日:2010-12-27
Applicant: 北京中电华大电子设计有限责任公司
IPC: H02M1/36
Abstract: 本发明公开一种SOC芯片低功耗电源网络设计方法。该方法通过控制电源器件,完成芯片不同电源网络开启和关断的控制,有效的降低了芯片复位电流,优化了芯片正常工作功耗,同时,本发明给出一种硬模块的低功耗设计方法,该方法方便了系统电源网络设计,简化了芯片正常工作和测试过程中的电源控制。
-
公开(公告)号:CN101753290B
公开(公告)日:2011-07-27
申请号:CN200810227985.6
申请日:2008-12-04
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 赵彦光
IPC: H04L9/06
Abstract: 本发明提供一种无线局域网WAPI和CCMP加解密的设计方法。结合WAPI和CCMP算法特点,使二者在硬件实现上糅为一体,用一套外围电路实现了两种协议的加解密。这两种电路的数据加解密和数据完整性校验运算采用串行运算,节约了加密算法核。
-
公开(公告)号:CN104408511A
公开(公告)日:2015-03-11
申请号:CN201410427450.9
申请日:2014-08-27
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06K19/077
Abstract: 本发明公开了一种超高频RFID安全算法模块的自适应变频时钟设计方法,用于RFID芯片安全算法模块在数据加解密运算中对时钟频率的选择,一般来说,安全算法模块的面积和功耗较大,在超高频RFID的设计中,为了超低功耗需求,不能采用固定的时钟频率,否则工作性能如距离会受到影响。本发明根据超高频协议的上下行速率随读写器的指令在40K~640K之间变化的特点,提出了与数据速率自适应的加解密变频时钟技术,对上下行数据速率进行判断,来决定安全算法模块的时钟频率。即算法模块的时钟是自适应可变的,从而把芯片认证和加解密时的功耗降到最低。
-
公开(公告)号:CN103647558A
公开(公告)日:2014-03-19
申请号:CN201310637006.5
申请日:2013-12-03
Applicant: 北京中电华大电子设计有限责任公司
IPC: H03M5/12
Abstract: 本发明提出一种适用于双副载波的曼彻斯特编码器电路实现结构,该电路通过在不同编码周期改变输入时钟的频率来实现双副载波编码。此编码器基于不同频率的时钟输入,通过对编码状态进行控制管理,实现基于双副载波的曼彻斯特编码波形输出。此方法实现的编码电路具有结构简单、输入时钟频率低、功耗低的特点。
-
公开(公告)号:CN101959188B
公开(公告)日:2012-11-14
申请号:CN200910088799.3
申请日:2009-07-16
Applicant: 北京中电华大电子设计有限责任公司
Abstract: 本发明提供一种无线局域网卡芯片密钥管理方法。无线局域网络采用电磁波方式进行通信的工作特点对网络的信息安全提出了挑战。因此,一般情况下无线局域网络设备工作时通常采用对信息加密的方式进行设备间数据的传输。这就要求无线局域网卡芯片必须具备通信密钥的管理能力。本发明提出一种无线局域网卡芯片密钥管理方法,以达到对通信密钥规范管理并快速、准确获得通信密钥目的。
-
-
-
-
-
-
-
-
-