一种基于交叉点开关的多接口同测装置

    公开(公告)号:CN115389907A

    公开(公告)日:2022-11-25

    申请号:CN202210992600.5

    申请日:2022-08-18

    Abstract: 本发明介绍一种基于交叉点开关的多接口同测装置,涉及测试领域。本发明的多接口同测装置,包括USB HUB模块、MCU通讯模块、交叉点开关模块和双向电平转换模块。其中,USB HUB模块与MCU模块相连,实现上位机与MCU模块的通讯。MCU模块与交叉点开关模块的配合使用,使MCU的多个通讯接口有选择的输出其中一个连接到电平转换模块。本发明提出的基于交叉点开关的多接口同测装置,可在一个数据通道上分时复用实现多种接口通讯,并且数据通道中信号的顺序可以任意调整。本发明提出的同测装置可用于测试大批量芯片的多种接口通讯功能及稳定性。

    一种融合通讯接口的芯片复位设计方法

    公开(公告)号:CN115390648A

    公开(公告)日:2022-11-25

    申请号:CN202210973044.7

    申请日:2022-08-15

    Inventor: 董攀 王哲 王西国

    Abstract: 一种融合通讯接口的芯片复位方法,采用接口信号采样模块为独立模块设计,使用多路选择方式覆盖芯片的所有GPIO端口,通过可配置方式监听任意接口信号的时序信息并对其进行采样判断,输出有效复位信号给芯片产生系统复位。通过该方法将外部复位和通讯接口统一,且任意GPIO端口信号可配置为复位信号,有效简化外围电路设计和降低板级成本。本专利仅提供一种原型设计方法,并不局限于开发者使用何种具体方式和工具实现,也不局限于芯片以何种接口运行。

    一种可动态配置安全算法库的芯片设计方法

    公开(公告)号:CN115391842A

    公开(公告)日:2022-11-25

    申请号:CN202211017010.7

    申请日:2022-08-22

    Inventor: 王哲 董攀

    Abstract: 一种可动态配置安全算法库的芯片设计方法,可以实现安全算法存储空间的动态映射,从而在算法应用需求与用户空间大小达到动态平衡,满足安全需求和应用需求。首先将安全算法划分为若干个最小单元,芯片生产时将最小单元合集下载到存储器中,通过软硬件配合实现算法区多次重映射,释放用户空间,适配多种应用领域的需求。本专利仅提供一种设计方法,并不局限于开发者使用任何软硬件实施方式实现。

    一种多种接口时序兼容性验证方法

    公开(公告)号:CN114064367A

    公开(公告)日:2022-02-18

    申请号:CN202111267455.6

    申请日:2021-10-29

    Inventor: 杨帆 王哲 董攀

    Abstract: 一种多种接口时序兼容性验证方法,设计并开发FPGA芯片电路,包括5个模块,分别是接口解析模块、存储模块、主控电路单元模块、时钟处理模块、协议处理模块。配置上位机与FPGA芯片电路的通讯接口,使用上位机软件下发测试时序向量存储指令、时钟配置指令、接口协议选择指令、测试指令、测试结果读取指令。通过接口解析模块解析上位机指令,通过主控电路单元模块协调控制FPGA电路各模块,实现验证时序向量存储功能、选择高频时钟并对时钟信号进行处理功能、选择接口协议并对目标接口时序进行协议特性配置功能、时序测试功能、测试结果读取功能。通过灵活的指令配置,从而满足对从设备接口时序验证的要求,直观准确的测试出从设备的时序兼容性性能。

Patent Agency Ranking