-
公开(公告)号:CN101425053A
公开(公告)日:2009-05-06
申请号:CN200710176752.3
申请日:2007-11-02
Applicant: 北京中电华大电子设计有限责任公司
CPC classification number: Y02D10/12
Abstract: 本发明是一种CPU周期寄存器的实现方法。在该实现方法中,使用一个移位寄存器作为CPU的周期寄存器,可以达到以下目的:1.简化CPU指令译码逻辑;2.便于在CPU执行过程中插入等待周期,以精确控制CPU执行状态;3.使得CPU在访问慢速存储器时可以插入等待周期,实现高工作频率的CPU与低速存储器之间相匹配、以提高CPU最大工作频率;4.便于实现CPU的低功耗模式。
-
公开(公告)号:CN1991373A
公开(公告)日:2007-07-04
申请号:CN200510135527.6
申请日:2005-12-30
Applicant: 北京中电华大电子设计有限责任公司
IPC: G01R11/02
Abstract: 一种电能表专用集成电路的抗干扰电路,包括:电量计度硬件逻辑电路、MCU、存储器数据接口控制电路。所述电路结构中,电量计度硬件逻辑电路独立于MCU完成电量计度、最大需量计算、预付费、字轮驱动和继电器控制功能;MCU完成通信规约处理和显示功能;存储器数据接口控制电路完成MCU与计度电路访问存储器的总线仲裁,并在外电上电时从存储器加载电量处理参数到硬件逻辑。这种电路结构将电能表计度这一核心功能从原来由MCU处理中独立出来,避免了MCU程序执行过程易受外界干扰影响导致电量丢失这一严重缺陷。经实际测试证明,采用这种电路结构后,即便MCU在实际工作过程中受到严重干扰后程序不能正常执行,也不影响电量的记录。
-
公开(公告)号:CN101425053B
公开(公告)日:2010-08-18
申请号:CN200710176752.3
申请日:2007-11-02
Applicant: 北京中电华大电子设计有限责任公司
CPC classification number: Y02D10/12
Abstract: 本发明是一种CPU周期寄存器的实现方法。在该实现方法中,使用一个移位寄存器作为CPU的周期寄存器,可以达到以下目的:1.简化CPU指令译码逻辑;2.便于在CPU执行过程中插入等待周期,以精确控制CPU执行状态;3.使得CPU在访问慢速存储器时可以插入等待周期,实现高工作频率的CPU与低速存储器之间相匹配、以提高CPU最大工作频率;4.便于实现CPU的低功耗模式。
-
公开(公告)号:CN101150393A
公开(公告)日:2008-03-26
申请号:CN200610113263.9
申请日:2006-09-21
Applicant: 北京中电华大电子设计有限责任公司
IPC: H04L9/06 , G11C11/4078
Abstract: 本发明是一种适用于SOC级大规模集成电路的RSA协处理器的设计方法,在该设计方法中,RSA协处理器所使用的RAM模块可与CPU的数据存储器统一编址、RSA协处理器所使用的RAM模块可被CPU用作普通数据存储器、协处理器内包含的控制及状态寄存器与CPU的IO空间统一编址。该设计方法中,通过合理配置三个模块的结构,使得最终完成的RSA协处理器设计具有资源可复用、面积小、功耗低等特点。
-
-
-