包覆在非对称单侧引脚下晶片的封装构造

    公开(公告)号:CN100490145C

    公开(公告)日:2009-05-20

    申请号:CN200610140948.2

    申请日:2006-10-17

    摘要: 本发明是有关一种包覆在非对称单侧引脚下晶片的封装构造,主要包含一导线架的非对称长度的两侧引脚、复数个粘晶胶条、一设置于该些较长侧引脚下方且具有单侧焊垫的第一晶片、至少一设置于该些较长侧引脚的上方的第二晶片、复数个焊线以及一封胶体。其中,该些粘晶胶条是相互平行并贴附于该些较长侧引脚的局部下表面,以粘接该第一晶片。由该第一晶片、该些较长侧引脚与该些粘晶胶条之间形成有至少一模流通道。该些焊线将第一晶片的单侧焊垫电性连接至该些两侧引脚。该封胶体是密封该第一晶片、第二晶片、该些焊线以及该些两侧引脚的一部位并填充于该模流通道。藉由粘晶胶条形成的模流通道可增加单侧打线晶片被封胶体包覆的面积,提升半导体封装产品可靠性。

    封装结构及其制造方法
    2.
    发明授权

    公开(公告)号:CN113130434B

    公开(公告)日:2023-08-01

    申请号:CN202010639516.6

    申请日:2020-07-06

    摘要: 本发明提供一种封装结构及其制造方法,封装结构包括第一线路板、第二线路板、模封体、多个导电端子以及封装件。第一线路板具有第一顶面及相对于第一顶面的第一底面。第二线路板具有第二顶面及相对于第二顶面的第二底面。模封体包覆第一线路板及第二线路板。导电端子设置在第一底面或第二底面上且电连接于第一线路板或第二线路板。封装件设置在第一顶面或第二顶面上且电连接于第一线路板及第二线路板。封装件包括第一芯片、第二芯片、芯片模封体、线路层以及多个导电封装端子。

    封装结构及其制造方法
    5.
    发明公开

    公开(公告)号:CN113130434A

    公开(公告)日:2021-07-16

    申请号:CN202010639516.6

    申请日:2020-07-06

    摘要: 本发明提供一种封装结构及其制造方法,封装结构包括第一线路板、第二线路板、模封体、多个导电端子以及封装件。第一线路板具有第一顶面及相对于第一顶面的第一底面。第二线路板具有第二顶面及相对于第二顶面的第二底面。模封体包覆第一线路板及第二线路板。导电端子设置在第一底面或第二底面上且电连接于第一线路板或第二线路板。封装件设置在第一顶面或第二顶面上且电连接于第一线路板及第二线路板。封装件包括第一芯片、第二芯片、芯片模封体、线路层以及多个导电封装端子。

    包覆在非对称单侧引脚下晶片的封装构造

    公开(公告)号:CN101165891A

    公开(公告)日:2008-04-23

    申请号:CN200610140948.2

    申请日:2006-10-17

    摘要: 本发明是有关一种包覆在非对称单侧引脚下晶片的封装构造,主要包含一导线架的非对称长度的两侧引脚、复数个粘晶胶条、一设置于该些较长侧引脚下方且具有单侧焊垫的第一晶片、至少一设置于该些较长侧引脚的上方的第二晶片、复数个焊线以及一封胶体。其中,该些粘晶胶条是相互平行并贴附于该些较长侧引脚的局部下表面,以粘接该第一晶片。由该第一晶片、该些较长侧引脚与该些粘晶胶条之间形成有至少一模流通道。该些焊线将第一晶片的单侧焊垫电性连接至该些两侧引脚。该封胶体是密封该第一晶片、第二晶片、该些焊线以及该些两侧引脚的一部位并填充于该模流通道。藉由粘晶胶条形成的模流通道可增加单侧打线晶片被封胶体包覆的面积,提升半导体封装产品可靠性。