超标量处理器中地址相关性的异步并行处理方法及系统

    公开(公告)号:CN119781834A

    公开(公告)日:2025-04-08

    申请号:CN202510274448.0

    申请日:2025-03-10

    Applicant: 兰州大学

    Abstract: 本发明公开了一种超标量处理器中地址相关性的异步并行处理方法及系统,指令数据包进入到发射单元后,根据每条指令的类型将指令送入相应的发射队列,发射队列采用轮询的方式请求发射指令,当选中指令满足发射条件时进行发射;一轮指令中,对于Load指令,以Store指令为边界分组,组内Load指令乱序执行;访存指令进入访存阶段后,Store指令执行时,暂存在缓冲表中,Load指令执行时通过检测当前Load指令和缓冲表中Store指令是否存在地址相关性,若不存在则访问内存取数,存在则从缓冲表中取数。本发明基于异步电路的设计引入访存指令部分乱序执行和访存指令地址相关性处理机制,提高了超标量处理器对访存指令的吞吐效率,提升了指令执行速度和处理效率。

    异步超标量处理器中单层感知机分支预测方法及系统

    公开(公告)号:CN119806650A

    公开(公告)日:2025-04-11

    申请号:CN202510286782.8

    申请日:2025-03-12

    Applicant: 兰州大学

    Abstract: 本发明公开了一种异步超标量处理器中单层感知机分支预测方法及系统,异步超标量处理器架构中,分支预测顶层控制模块接收取指模块发送的预测请求信号以及数据包后,向感知机分支预测模块发送预测数据,感知机分支预测模块在指令执行前加载分支指令的历史数据并存储分支指令信息,使用分支指令信息进行加权计算并根据加权结果判断预测分支指令是否跳转,同时,更新分支指令信息的历史记录和权重,并将预测信息返回给取指模块进行双向取指,分支预测中各类别指令的修正信息由出局模块发送。本发明基于异步电路设计,通过引入基于感知机的动态分支预测方法和双向取址机制,提升了复杂和动态的分支模式中指令处理速度与预测精度并降低功耗。

Patent Agency Ranking