-
公开(公告)号:CN106797179A
公开(公告)日:2017-05-31
申请号:CN201580000993.5
申请日:2015-06-15
申请人: 京微雅格(北京)科技有限公司
CPC分类号: G06F1/3287 , G06F1/3296 , G11C7/20 , G11C11/417 , G11C29/021 , G11C29/028 , H03K19/00 , H03K19/17784 , Y02D10/171 , Y02D10/172
摘要: 一种芯片供电方法及芯片,配置存储器(202)给NMOS传输门(201)提供配置电压,LDO电路(203)为芯片供电,该方法包括:确定芯片的工作状态从初始化阶段、编程阶段和用户使用阶段中的第一状态改变到初始化阶段、编程阶段和用户使用阶段中的第二状态(S101);根据芯片的工作状态,调节配置位,调节LDO电路的输出电压(S102)。芯片供电方法降低了芯片在内存配置过程中的功耗,并提升了用户使用阶段的工作性能。
-
公开(公告)号:CN106716543A
公开(公告)日:2017-05-24
申请号:CN201580000996.9
申请日:2015-07-21
申请人: 京微雅格(北京)科技有限公司
IPC分类号: G11C16/20
CPC分类号: G06F9/4405 , G06F1/32 , G06F12/0646 , G06F15/7867 , G06F15/7871 , G06F2212/206 , G11C16/20
摘要: 本发明涉及一种FPGA的配置存储器上电初始化的电路和方法,该电路包括:译码电路、驱动电路和配置存储器,当第1次写0时,译码电路打开配置存储器中的一个地址对应的一个字线,驱动电路将一个字线的内容写为0;当第i次写0时,译码电路打开配置存储器中的至少一个地址对应的至少一个字线,驱动电路将至少一个字线中每个字线的内容写为0,至少一个地址的数量小于或等于前i‑1次已完成写0的地址的总和,i取大于或者等于2的正整数,从而使得配置存储器上电初始化过程中的写0操作更加容易,并且能够极大的缩短初始化的周期。
-
公开(公告)号:CN106716543B
公开(公告)日:2021-05-07
申请号:CN201580000996.9
申请日:2015-07-21
申请人: 京微雅格(北京)科技有限公司
IPC分类号: G11C16/20
摘要: 本发明涉及一种FPGA的配置存储器上电初始化的电路和方法,该电路包括:译码电路、驱动电路和配置存储器,当第1次写0时,译码电路打开配置存储器中的一个地址对应的一个字线,驱动电路将一个字线的内容写为0;当第i次写0时,译码电路打开配置存储器中的至少一个地址对应的至少一个字线,驱动电路将至少一个字线中每个字线的内容写为0,至少一个地址的数量小于或等于前i‑1次已完成写0的地址的总和,i取大于或者等于2的正整数,从而使得配置存储器上电初始化过程中的写0操作更加容易,并且能够极大的缩短初始化的周期。
-
公开(公告)号:CN106797179B
公开(公告)日:2019-07-30
申请号:CN201580000993.5
申请日:2015-06-15
申请人: 京微雅格(北京)科技有限公司
CPC分类号: G06F1/3287 , G06F1/3296 , G11C7/20 , G11C11/417 , G11C29/021 , G11C29/028 , H03K19/00 , H03K19/17784 , Y02D10/171 , Y02D10/172
摘要: 一种芯片供电方法及芯片,配置存储器(202)给NMOS传输门(201)提供配置电压,LDO电路(203)为芯片供电,该方法包括:确定芯片的工作状态从初始化阶段、编程阶段和用户使用阶段中的第一状态改变到初始化阶段、编程阶段和用户使用阶段中的第二状态(S101);根据芯片的工作状态,调节配置位,调节LDO电路的输出电压(S102)。芯片供电方法降低了芯片在内存配置过程中的功耗,并提升了用户使用阶段的工作性能。
-
公开(公告)号:CN107005046B
公开(公告)日:2019-03-08
申请号:CN201580000995.4
申请日:2015-07-31
申请人: 京微雅格(北京)科技有限公司
发明人: 薛庆华
IPC分类号: H02H9/00
摘要: 一种热插拔保护电路,所述电路包括:热插拔电路(110)、热插拔检测电路(120)和N阱产生电路(130),其中,所述热插拔检测电路(120),用于检测所述热插拔电路(110)是否发生了热插拔,并向所述N阱产生电路(130)反馈检测结果;所述N阱产生电路(130),用于接收所述热插拔检测电路(120)反馈的检测结果,并根据所述检测结果输出控制信号,用以保护所述热插拔电路(110)。所述热插拔保护电路能够避免热插拔电路(110)发生热插拔时导致主机或周边设备烧毁的问题。
-
公开(公告)号:CN106292816B
公开(公告)日:2018-01-09
申请号:CN201510319613.6
申请日:2015-06-11
申请人: 京微雅格(北京)科技有限公司
IPC分类号: G05F1/56
摘要: 本发明涉及一种LDO电路及其供电方法,FPGA芯片。在一个实施例中,该供电方法应用于由LDO电路以及配置存储器构成的FPGA芯片,其中,FPGA芯片包括:第一工作状态和第二工作状态,该LDO电路设置有第一输出电压和第二输出电压;该方法包括:确定FPGA芯片的工作状态;当FPGA芯片处于第一工作状态时,LDO电路由第一输出支路向第一外部功能模块输出第一输出电压;当FPGA芯片处于第二工作状态时,LDO电路由第二输出支路向第一外部功能模块输出第二输出电压。本发明有效的降低了FPGA芯片休眠状态时的功耗,从而延长电源的使用寿命。
-
公开(公告)号:CN107005046A
公开(公告)日:2017-08-01
申请号:CN201580000995.4
申请日:2015-07-31
申请人: 京微雅格(北京)科技有限公司
发明人: 薛庆华
IPC分类号: H02H9/00
摘要: 一种热插拔保护电路,所述电路包括:热插拔电路(110)、热插拔检测电路(120)和N阱产生电路(130),其中,所述热插拔检测电路(120),用于检测所述热插拔电路(110)是否发生了热插拔,并向所述N阱产生电路(130)反馈检测结果;所述N阱产生电路(130),用于接收所述热插拔检测电路(120)反馈的检测结果,并根据所述检测结果输出控制信号,用以保护所述热插拔电路(110)。所述热插拔保护电路能够避免热插拔电路(110)发生热插拔时导致主机或周边设备烧毁的问题。
-
公开(公告)号:CN106292816A
公开(公告)日:2017-01-04
申请号:CN201510319613.6
申请日:2015-06-11
申请人: 京微雅格(北京)科技有限公司
IPC分类号: G05F1/56
摘要: 本发明涉及一种LDO电路及其供电方法,FPGA芯片。在一个实施例中,该供电方法应用于由LDO电路以及配置存储器构成的FPGA芯片,其中,FPGA芯片包括:第一工作状态和第二工作状态,该LDO电路设置有第一输出电压和第二输出电压;该方法包括:确定FPGA芯片的工作状态;当FPGA芯片处于第一工作状态时,LDO电路由第一输出支路向第一外部功能模块输出第一输出电压;当FPGA芯片处于第二工作状态时,LDO电路由第二输出支路向第一外部功能模块输出第二输出电压。本发明有效的降低了FPGA芯片休眠状态时的功耗,从而延长电源的使用寿命。
-
-
-
-
-
-
-