传感器网络中动态切换目标跟踪方法的系统及方法

    公开(公告)号:CN103369623A

    公开(公告)日:2013-10-23

    申请号:CN201210084297.5

    申请日:2012-03-27

    Abstract: 本发明提供一种用于传感器网络的对目标跟踪方法进行动态切换的方法。该方法首先由信息融合节点基于来自目标跟踪节点的目标状态信息来对运动目标的下一个位置的预测值和实际测量值之间误差的进行估计,以得到动态切换参考值dsr,并且在dsr大于预定的阈值ω时,给协同节点发送消息。协同节点根据经由图像传感器采集的当前场景的图像来判断当前的目标个数,并将其作为判断结果发送给信息融合节点。最后信息融合节点根据动态切换参考值和来自协同节点的判断结果,判断当前是否需要切换目标跟踪方法。该方法充分利用了廉价传感器节点和图像传感器节点的优点,可以更准确、更快速的找到目标切换的时机。

    传感器网络中动态切换目标跟踪方法的系统及方法

    公开(公告)号:CN103369623B

    公开(公告)日:2016-08-03

    申请号:CN201210084297.5

    申请日:2012-03-27

    Abstract: 本发明提供一种用于传感器网络的对目标跟踪方法进行动态切换的方法。该方法首先由信息融合节点基于来自目标跟踪节点的目标状态信息来对运动目标的下一个位置的预测值和实际测量值之间误差的进行估计,以得到动态切换参考值dsr,并且在dsr大于预定的阈值ω时,给协同节点发送消息。协同节点根据经由图像传感器采集的当前场景的图像来判断当前的目标个数,并将其作为判断结果发送给信息融合节点。最后信息融合节点根据动态切换参考值和来自协同节点的判断结果,判断当前是否需要切换目标跟踪方法。该方法充分利用了廉价传感器节点和图像传感器节点的优点,可以更准确、更快速的找到目标切换的时机。

    无线通讯信号高性能测试模块及其测试方法

    公开(公告)号:CN106982098B

    公开(公告)日:2023-06-30

    申请号:CN201710236444.9

    申请日:2017-04-12

    Abstract: 本发明揭示了一种无线通讯信号高性能测试模块及其测试方法包括对测试模块配置参考时钟,提供初始化单元和芯片AD9361精准的同步时间;所述初始化单元配置芯片AD9361使其工作在收发状态,并设定auxadc_control方式、port_control的端口形式、ctrl_outs_control的控制方式、gain_control的增益方式、rssi_control的测试方式、elna_control的外部增益的方式、tx_monitor_control输入功率控制方式以及附属auxadc_contgrol的控制方式,并且芯片AD9361处理各天线接收口的信号转化为零中频的数据流,并输出至现场可编程门阵列数字处理。应用本发明的测试系统方案,其支持12位模数和数模转化的射频收发,发送频带自47MHz至6GHz,接收频带自70MHz至6GHz,提高了测试灵敏度、噪声响应和综合精度。并且具有多芯片同步,支持CMOS/LVDS数字接口的能力。

    对称分组密码的生成方法及其装置

    公开(公告)号:CN101729242A

    公开(公告)日:2010-06-09

    申请号:CN200810155274.2

    申请日:2008-10-29

    Abstract: 本发明涉及一种对称分组密码的生成方法及其装置,其采用对称分组密码芯片。首先对输入数据进行初始置换,对输入数据进行第一级流水中所有的轮函数运算。完成第一级流水运算后的数据输入到第二级流水中,同时第二组数据被输入到第一级流水。并且,当一批中有一组数据完成所有的轮函数运算,则该组数据在时序控制模块的控制下,通过数据输出控制器,送到逆初始置换模块,完成加解密运算。同时,上述步骤中有一组数据输出时,则向流水线再输入下一批中的一组数据,以此类推完成所有的加解密运算。采用本发明后在不减少密码算法迭代的轮数的前提下,通过特有的模块复用的方法,减小芯片的面积。

    用于实现纳米级延时的电路结构

    公开(公告)号:CN101729047A

    公开(公告)日:2010-06-09

    申请号:CN200810155275.7

    申请日:2008-10-29

    Abstract: 本发明涉及一种用于实现纳米级延时的电路结构,其特点是:包括晶体管M1~M13,晶体管M1、M2、M3、M4、M5相互并联,各自的源端分别连接电源,各自的漏端分别连接,晶体管M6的漏端与栅级和晶体管M7的栅级,晶体管M6、M7组成一个电流镜,晶体管M7、M8串联,晶体管M8、M9组成缓冲器的第一级反相器,晶体管M10,M11,M12,M13,串联组成缓冲器的第二级反相器,缓冲器的充、放电电流受到数字控制电流源的控制,当晶体管M5常开时,通过开启或者关闭M1~M4来调整流过缓冲器的电流,实现延时变化。采用本发明后,数字控制向量直接对应延时值,降低了设计难度,提高电路的可重用性。

    无线通讯信号高性能测试模块及其测试方法

    公开(公告)号:CN106982098A

    公开(公告)日:2017-07-25

    申请号:CN201710236444.9

    申请日:2017-04-12

    Abstract: 本发明揭示了一种无线通讯信号高性能测试模块及其测试方法包括对测试模块配置参考时钟,提供初始化单元和芯片AD9361精准的同步时间;所述初始化单元配置芯片AD9361使其工作在收发状态,并设定auxadc_control方式、port_control的端口形式、ctrl_outs_control的控制方式、gain_control的增益方式、rssi_control的测试方式、elna_control的外部增益的方式、tx_monitor_control输入功率控制方式以及附属auxadc_contgrol的控制方式,并且芯片AD9361处理各天线接收口的信号转化为零中频的数据流,并输出至现场可编程门阵列数字处理。应用本发明的测试系统方案,其支持12位模数和数模转化的射频收发,发送频带自47MHz至6GHz,接收频带自70MHz至6GHz,提高了测试灵敏度、噪声响应和综合精度。并且具有多芯片同步,支持CMOS/LVDS数字接口的能力。

    分体式数据流可控制可观测式高速串行接收装置

    公开(公告)号:CN104424149A

    公开(公告)日:2015-03-18

    申请号:CN201310377741.7

    申请日:2013-08-27

    CPC classification number: G06F13/4018

    Abstract: 本发明涉及一种分体式数据流可控制可观测式高速串行接收装置,包括有装置本体,装置本体上设置有差分信号输入端口,其特点是:差分信号输入端口上设置有ASIC接收组件,ASIC接收装置的通讯端口上连接有片外缓冲组件。由此,整个SerDes接收电路均可以采用ASIC实现。并且,片上结构不再含有弹性缓冲模块,主要依靠数据恢复时钟驱动,时钟数量减少1个,从而精简了时钟域简化了时序逻辑设计。此外,由于片外弹性缓冲模块是通过FPGA来实现的,其可配置性和可观测性大大提高。

    一种载波通讯信号质量的检测评估方法及其实现装置

    公开(公告)号:CN110336711A

    公开(公告)日:2019-10-15

    申请号:CN201910509973.0

    申请日:2019-06-13

    Abstract: 本发明揭示了一种载波通讯信号质量的检测评估方法及其实现装置,包括采用射频收发模块的天线接收输入信号,并模数格式转换成数据串;利用FPGA开发板分别对接射频收发模块和上位机,并基于FPGA开发板按传输信号种类区别,对输入信号进行抗扰、调制、发送分集和空时编码、逆傅立叶变化、检测频偏估计、傅立叶变化、相位跟踪、接收分集和空时编码、解调还原、筛选、转换、入口估计、判定的模块化软件模拟;解调数据输入上位机,计算误码率并反馈检测评估结果。应用本发明的监测评估解决方案,替代了传统方案的硬件装置,从而大幅度优化了成本,有利于成品功能和检测评估范围的升级及维护,也有利于自由投入各种应用场景下进行规模化的信号检测。

    用于实现纳米级延时的电路结构

    公开(公告)号:CN101729047B

    公开(公告)日:2012-06-20

    申请号:CN200810155275.7

    申请日:2008-10-29

    Abstract: 本发明涉及一种用于实现纳米级延时的电路结构,其特点是:包括晶体管M1~M13,晶体管M1、M2、M3、M4、M5相互并联,各自的源端分别连接电源,各自的漏端分别连接,晶体管M6的漏端与栅级和晶体管M7的栅级,晶体管M6、M7组成一个电流镜,晶体管M7、M8串联,晶体管M8、M9组成缓冲器的第一级反相器,晶体管M10,M11,M12,M13,串联组成缓冲器的第二级反相器,缓冲器的充、放电电流受到数字控制电流源的控制,当晶体管M5常开时,通过开启或者关闭M1~M4来调整流过缓冲器的电流,实现延时变化。采用本发明后,数字控制向量直接对应延时值,降低了设计难度,提高电路的可重用性。

    集成电路中真随机数的产生方法

    公开(公告)号:CN101727308B

    公开(公告)日:2012-02-01

    申请号:CN200810155618.X

    申请日:2008-10-28

    Abstract: 本发明涉及一种集成电路中真随机数的产生方法,属于核算装置技术领域。特点是:首先通过采样电路,对数字电源信号及数字电源信所产生的噪声进行采样;随后对采样到的噪声信号进行放大,得到随机数模拟数值;接着对随机数模拟数值进行比较,获取两组64位的数据信号,存入移位寄存器当中;最后将存入的两组数据信号分别记为第一随机序列和第二随机序列,把第一随机序列作为DES算法中的明文,把第二随机序列当作DES算法中的密钥,进行DES算法,获取真随机数。本发明增加了随机数的可被预测的难度,运用在信息安全领域的集成电路设计当中,不仅安全性能高,且设计周期短。

Patent Agency Ranking