DDR和DDR2内存控制器的读数据采样方法及装置

    公开(公告)号:CN100527267C

    公开(公告)日:2009-08-12

    申请号:CN200610008091.9

    申请日:2006-02-28

    Abstract: 本发明公开了一种DDR和DDR2内存控制器的延时滤波电路,由与门、或门和延时单元组成,延时滤波电路分为数据选通信号上升沿处理部分和数据选通信号下降沿处理部分。上升沿处理部分包括延时单元和与门,数据选通信号上升沿处理部分按级分类,每一级有一延时单元和一个与门;延时单元的输入端输入数据选通信号,输出端和本级的与门的一个输入端连接;与门的另一个输入端直接与未延时的数据选通信号连接,与门的输出端与下一级的延时单元的输入端相连,在最后一个级中,与门的输出端与外部电路连接。下降沿处理部分将上升沿处理部分的与门转换为或门。本发明在完成DQS延时的同时,可以滤除DQS的毛刺,并且可以软件配置DQS延时的长度。

    使64位处理器兼容32位桥接芯片的系统及转换装置

    公开(公告)号:CN1716226A

    公开(公告)日:2006-01-04

    申请号:CN200410009284.7

    申请日:2004-06-30

    Abstract: 本发明公开了一种使64位处理器兼容32位桥接芯片的系统及转换装置,该系统包括64位处理器、32位桥接芯片和一个转换装置,该转换装置包括64位处理器系统接口模块、64-32位系统总线命令转换电路、64-32位系统总线地址/数据转换电路、32-64位系统总线数据转换电路、32位处理器系统接口模块。该系统还可以包括一片外CACHE,相应的所述的转换装置则包括一个与CACHE连接的片外CACHE控制模块。采用的本发明的转换装置后,当64位MIPS处理器工作于32位模式下的时候,可使64位处理器兼容32位桥接芯片,从而降低了成本。本发明的转换装置还为32位MIPS桥接芯片提供了对处理器片外CACHE的支持,充分发挥了64位MIPS处理器的性能。

    使64位处理器兼容32位桥接芯片的系统及转换装置

    公开(公告)号:CN100345136C

    公开(公告)日:2007-10-24

    申请号:CN200410009284.7

    申请日:2004-06-30

    Abstract: 本发明公开了一种使64位处理器兼容32位桥接芯片的系统及转换装置,该系统包括64位处理器、32位桥接芯片和一个转换装置,该转换装置包括64位处理器系统接口模块、64-32位系统总线命令转换电路、64-32位系统总线地址/数据转换电路、32-64位系统总线数据转换电路、32位处理器系统接口模块。该系统还可以包括一片外CACHE,相应的所述的转换装置则包括一个与CACHE连接的片外CACHE控制模块。采用的本发明的转换装置后,当64位MIPS处理器工作于32位模式下的时候,可使64位处理器兼容32位桥接芯片,从而降低了成本。本发明的转换装置还为32位MIPS桥接芯片提供了对处理器片外CACHE的支持,充分发挥了64位MIPS处理器的性能。

    DDR和DDR2内存控制器的读数据采样方法及装置

    公开(公告)号:CN101030441A

    公开(公告)日:2007-09-05

    申请号:CN200610008091.9

    申请日:2006-02-28

    Abstract: 本发明公开了一种DDR和DDR2内存控制器的延时滤波电路,由与门、或门和延时单元组成,延时滤波电路分为数据选通信号上升沿处理部分和数据选通信号下降沿处理部分。上升沿处理部分包括延时单元和与门,数据选通信号上升沿处理部分按级分类,每一级有一延时单元和一个与门;延时单元的输入端输入数据选通信号,输出端和本级的与门的一个输入端连接;与门的另一个输入端直接与未延时的数据选通信号连接,与门的输出端与下一级的延时单元的输入端相连,在最后一个级中,与门的输出端与外部电路连接。下降沿处理部分将上升沿处理部分的与门转换为或门。本发明在完成DQS延时的同时,可以滤除DQS的毛刺,并且可以软件配置DQS延时的长度。

Patent Agency Ranking