一种应用于高精度ADC的基于DWA的改进型算法

    公开(公告)号:CN117978162A

    公开(公告)日:2024-05-03

    申请号:CN202410122932.7

    申请日:2024-01-29

    Abstract: 本申请公开一种应用于高精度ADC的基于DWA的改进型算法和装置,涉及集成电路设计领域。包括:根据输入信号和指针信号,对所述电容阵列按照预设选择逻辑以组为单位进行轮转选择,分别依次确定每组电容中多个单位电容对应的高位逻辑值;根据所述输入信号和所述指针信号,对所述电容阵列按照预设选择逻辑在组内进行选择,基于逻辑控制确定固定位对应的低位逻辑值;基于所述高位逻辑值和所述低位逻辑值完成所述高精度ADC的动态器件匹配,采用预设选择逻辑也即是电容分组配合DWA算法的方式,降低DWA电路复杂度,在应用于ADC中,在牺牲较小硬件的前提下提高ADC的精度,实现低功耗、高精度的ADC电路。

    一种单端转差分电路、光接收机以及光通信系统

    公开(公告)号:CN118017972A

    公开(公告)日:2024-05-10

    申请号:CN202410084488.4

    申请日:2024-01-19

    Abstract: 本发明公开一种单端转差分电路、光接收机以及光通信系统,涉及集成电路技术领域,用于解决伪差分特性导致的信号输出幅度、带宽和群延时失配的问题,提高模拟前端电路的稳定性和可靠性。所述单端转差分电路包括相互耦接的第一共源差分放大模块和第二共源差分放大模块,以及差分电感模块,第一共源差分放大模块至少包括相互电连接的第一信号支路和第二信号支路,第二共源差分放大模块至少包括相互电连接的第三信号支路和第四信号支路,其中:第一信号支路的输入端用于接收输入信号,第二信号支路的输入端用于接收参考信号,第一信号支路通过差分电感模块与第四信号支路耦接,第二信号支路通过差分电感模块与第三信号支路耦接。

    一种跨阻放大器、光接收机以及光通信系统

    公开(公告)号:CN117997291A

    公开(公告)日:2024-05-07

    申请号:CN202410083886.4

    申请日:2024-01-19

    Abstract: 本发明公开一种跨阻放大器、光接收机以及光通信系统,涉及集成电路技术领域,用于在提高带宽和节省芯片面积的同时,提高跨阻放大器的稳定性。所述跨阻放大器包括:并联的前馈放大模块、反馈模块以及调节模块,其中:前馈放大模块包括N个级联的反相单元,其中,N为大于1的奇数;第一级反相单元的第一端分别与反馈模块的第一端以及调节模块的第一端电连接,第N级反相单元的第二端分别与反馈模块的第二端以及调节模块的第二端电连接。所述光接收机包括光电检测器、主放大器、数字后端电路以及上述技术方案所提的跨阻放大器。

    一种比较器电路
    4.
    发明公开

    公开(公告)号:CN118041365A

    公开(公告)日:2024-05-14

    申请号:CN202410064615.4

    申请日:2024-01-16

    Abstract: 本发明公开一种比较器电路,本发明涉及集成电路技术领域,用于解决现有技术中无法同时兼顾低噪声和低功耗的问题。包括:时间放大器、压控振荡器、鉴相器、计数器以及控制模块;时间放大器与压控振荡器连接,多路选择器还与鉴相器连接;鉴相器与控制模块连接;控制模块用于控制整个比较器电路;计数器用于记录压控振荡器的振荡次数,当振荡次数大于预设次数时,触发时间放大器工作,将压控振荡器输出的延时差进行放大。通过增加NOC计数模块和TA控制模块,利用TA与NOC,减小基于VCO的比较器的功耗与噪声,考虑功耗和噪声的折中关系,通过对TA的灵活控制,实现低功耗、低噪声的比较器电路,同时兼顾低噪声和低功耗。

Patent Agency Ranking