一种高速低功耗抗双节点翻转锁存器

    公开(公告)号:CN219938330U

    公开(公告)日:2023-10-31

    申请号:CN202321134756.6

    申请日:2023-05-12

    Abstract: 本实用新型涉及一种高速低功耗抗双节点翻转锁存器,包括第一传输门、第二传输门、第三传输门、第四传输门、自恢复模块、钟控反相器和钟控MCE;所述第一传输门、第二传输门、第三传输门、第四传输门的输入端均与输入数据端相连,所述自恢复模块的两个输入端分别与所述第一传输门和第二传输门的输出端相连,所述钟控反相器的输入端与所述第三传输门的输出端相连;所述钟控MCE的两个输入端分别与所述自恢复模块的输出端和所述钟控反相器的输出端相连,所述钟控MCE的输出端与所述第四传输门的输出端作为锁存器的输出。本实用新型能够大幅降低功耗,且具有较好的综合指标。

Patent Agency Ranking