晶体静态电容抵消电路
    2.
    发明公开

    公开(公告)号:CN111835286A

    公开(公告)日:2020-10-27

    申请号:CN202010734479.7

    申请日:2020-07-27

    Abstract: 本发明适用于晶体振荡器技术领域,提供了一种晶体静态电容抵消电路,包括:隔直模块和静态电容抵消模块,其中所述静态电容抵消模块包括隔直单元;所述隔直模块适于与晶体的第一端连接,还与所述抵消模块连接,用于与晶体振荡器的晶体振荡芯片内部的其他电路进行直流隔离;所述静态电容抵消模块,用于增大振荡电路的负阻,其中,所述隔直单元适于与所述晶体的第二端连接,用于与所述晶体振荡芯片内部的其他电路进行直流隔离。本发明通过对静态电容抵消模块中的电阻和电容进行调试,可以增大晶体振荡芯片电路的负阻,使晶体振荡器维持稳定可靠的振荡。

    晶体振荡器使能电路
    3.
    发明公开

    公开(公告)号:CN111786655A

    公开(公告)日:2020-10-16

    申请号:CN202010734476.3

    申请日:2020-07-27

    Abstract: 本发明适用于晶体振荡器技术领域,提供了一种晶体振荡器使能电路,包括:电位控制模块和电阻控制模块;电位控制模块适于与使能端连接和使能输出控制端连接,用于当使能端接低电位时,使得使能输出控制端为高电位,或,当使能端悬空时,使得使能输出控制端为低电位;电阻控制模块,适于与使能端和使能输出控制端连接,用于当使能端为低电位时,电阻控制模块对应的阻值为第一预设阻值,或当使能端悬空时,电阻控制模块对应的阻值为第二预设阻值,第一预设阻值大于第二预设阻值。本发明能够使晶体振荡器为待机工作状态时上拉阻值为大阻值,保障晶体振荡器的节能特性,还能使得晶体振荡器为工作状态时上拉阻值为小阻值,保障晶体振荡器的抗干扰特性。

    晶体静态电容抵消电路
    5.
    发明授权

    公开(公告)号:CN111835286B

    公开(公告)日:2024-02-02

    申请号:CN202010734479.7

    申请日:2020-07-27

    Abstract: 本发明适用于晶体振荡器技术领域,提供了一种晶体静态电容抵消电路,包括:隔直模块和静态电容抵消模块,其中所述静态电容抵消模块包括隔直单元;所述隔直模块适于与晶体的第一端连接,还与所述抵消模块连接,用于与晶体振荡器的晶体振荡芯片内部的其他电路进行直流隔离;所述静态电容抵消模块,用于增大振荡电路的负阻,其中,所述隔直单元适于与所述晶体的第二端连接,用于与所述晶体振荡芯片内部的其他电路进行直流隔离。本发明通过对静态电容抵消模块中的电阻和电容进行调试,可以增大晶体振荡芯片电路的负阻,使晶体振荡器维持稳定可靠的振荡。

    晶体振荡器使能电路
    7.
    发明授权

    公开(公告)号:CN111786655B

    公开(公告)日:2023-06-13

    申请号:CN202010734476.3

    申请日:2020-07-27

    Abstract: 本发明适用于晶体振荡器技术领域,提供了一种晶体振荡器使能电路,包括:电位控制模块和电阻控制模块;电位控制模块适于与使能端连接和使能输出控制端连接,用于当使能端接低电位时,使得使能输出控制端为高电位,或,当使能端悬空时,使得使能输出控制端为低电位;电阻控制模块,适于与使能端和使能输出控制端连接,用于当使能端为低电位时,电阻控制模块对应的阻值为第一预设阻值,或当使能端悬空时,电阻控制模块对应的阻值为第二预设阻值,第一预设阻值大于第二预设阻值。本发明能够使晶体振荡器为待机工作状态时上拉阻值为大阻值,保障晶体振荡器的节能特性,还能使得晶体振荡器为工作状态时上拉阻值为小阻值,保障晶体振荡器的抗干扰特性。

Patent Agency Ranking