-
公开(公告)号:CN114460436B
公开(公告)日:2024-11-19
申请号:CN202111583691.9
申请日:2021-12-22
申请人: 中国电子科技集团公司第五十八研究所
IPC分类号: G01R31/28 , G01R31/317 , G01R31/3183 , G06F30/30
-
公开(公告)号:CN117170939A
公开(公告)日:2023-12-05
申请号:CN202311269105.2
申请日:2023-09-28
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本发明涉及一种基于1553B协议的安全性备份逻辑设计方法,所述设计方法基于安全性备份逻辑设计模块搭建设计,包括如下步骤:调参,数据正常工作交互,接受检测的特定信号,计数判断,没有收到特定信号时,备份处理器将错误信息记录在错误映射表中,该表存储了当前已发送的消息数目以及终端地址,用于后续查验;备份处理器发送一个就位信号给控制器,若得到回应,则表示系统正常,控制器正常工作;若依旧得不到回应,则接手控制器功能,继续完成控制器操作;错误记录并上报。本发明的安全性备份逻辑设计方法,设计有的备份处理器方案具有高性能、可靠性特性,对于满足航空航天和军事领域中复杂系统的通信需求至关重要。
-
公开(公告)号:CN112436945B
公开(公告)日:2023-01-20
申请号:CN202011253048.5
申请日:2020-11-11
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本发明公开一种SRAM‑PUF的密钥获取方法,属于SoC信息安全领域。将SRAM‑PUF芯片和温度控制器放置在一套检测装置上,检测软件通过串口连接检测装置,能够获取SRAM‑PUF芯片的上电时响应,分密钥生成和密钥识别两个阶段,通过SRAM‑PUF芯片自身RS纠错,和恶劣条件下检测软件的BCH码纠错,能够提高纠错能力,克服芯片由于环境影响带来的可靠性低的问题。
-
公开(公告)号:CN108768619B
公开(公告)日:2021-07-06
申请号:CN201810586232.8
申请日:2018-06-08
申请人: 中国电子科技集团公司第五十八研究所
IPC分类号: H04L9/06
摘要: 本发明提供了一种基于环形振荡器的强PUF电路及其工作方法,属于信息安全与密码学技术领域。所述基于环形振荡器的强PUF电路包括环形振荡器阵列电路、数据选择电路、第一计数器电路、第二计数器电路、数据比较器电路、串并转换电路以及AES加密电路。通过环形振荡器结构结合AES加密电路,实现了强PUF的特性要求。并且最大程度地对电路结构进行复用,大大降低电路开销,其结构灵活、精简,生成的密钥唯一性、可靠性高,能满足强PUF具有海量激励‑响应对的要求。
-
公开(公告)号:CN108959977B
公开(公告)日:2021-03-19
申请号:CN201810648929.3
申请日:2018-06-22
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本发明提供了一种适用于SRAM PUF的软硬混合解码方法,属于信道编解码技术领域。将接收到的SRAM PUF响应消息进行硬解码;对解码结果进行判断,若解码成功,则输出码字;否则,对SRAM PUF响应消息进行软解码,并对解码结果进行判断,若解码成功,则输出码字;若解码失败,则结束。针对不同程度污染的码字,通过动态地进行软硬解码算法的选择,使硬件结构得到有效复用,降低了资源消耗,解码模块能量消耗少,效率高。
-
公开(公告)号:CN112436945A
公开(公告)日:2021-03-02
申请号:CN202011253048.5
申请日:2020-11-11
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本发明公开一种SRAM‑PUF的密钥获取方法,属于SoC信息安全领域。将SRAM‑PUF芯片和温度控制器放置在一套检测装置上,检测软件通过串口连接检测装置,能够获取SRAM‑PUF芯片的上电时响应,分密钥生成和密钥识别两个阶段,通过SRAM‑PUF芯片自身RS纠错,和恶劣条件下检测软件的BCH码纠错,能够提高了纠错能力,克服芯片由于环境影响带来的可靠性低的问题。
-
公开(公告)号:CN110677255A
公开(公告)日:2020-01-10
申请号:CN201910901912.9
申请日:2019-09-24
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本发明公开一种基于SRAM的强PUF工作电路和方法,属于信息安全技术领域。基于SRAM的强PUF工作电路包括SRAM及其控制器电路、数据位宽转换电路以及AES加密电路;SRAM及其控制电路在读写控制信号控制下,依次读取地址内数据,最多产生128×N bits输出至数据位宽转换电路;所述数据位宽转换电路将若干个地址产生的数据缓存、拼接成128位并行数据输出,并作为密钥送至AES加密电路;所述AES加密电路使用该密钥,对128位长度的激励进行加密处理,得到128位长度的响应,构成激励-响应对。其结构灵活、精简,密钥生成速度快、成本低、可靠性高,能满足强PUF具有海量激励-响应对的要求。
-
公开(公告)号:CN108540109A
公开(公告)日:2018-09-14
申请号:CN201810318524.3
申请日:2018-04-11
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本申请揭示了一种基于环形振荡器的物理指纹生成电路及方法,该电路包括环形振荡器阵列电路、数据选择电路、第一计数器电路、第二计数器电路以及数据比较器电路,环形振荡器阵列电路包括至少两路环形振荡器电路,每路环形振荡器电路的输出端均与数据选择电路的数据输入端连接,每路环形振荡器电路的输入端均与同一个脉冲信号发射端相连;数据选择电路的两个输出端分别与两个计数器电路的输入端连接;两个计数器电路的输出端分别与数据比较器电路的两个输入端连接。本申请最大程度地对电路结构进行复用,大大降低电路开销,其结构灵活、精简,电路规模小、成本低,生成速度快,可靠性高,能满足物理指纹信息唯一性、可靠性的要求。
-
公开(公告)号:CN106503308A
公开(公告)日:2017-03-15
申请号:CN201610876959.0
申请日:2016-10-08
申请人: 中国电子科技集团公司第五十八研究所
CPC分类号: G06F17/5045 , G05B17/02
摘要: 本发明涉及一种基于UVM的CAN控制器IP验证平台,包括顶层TOP层,待测设计DUT,DUT接口模块interface,测试用例层test,验证环境层env,寄存器模型register model,虚拟激励产生器virtual seqencer,寄存器访问代理bus_agent,发送端/接收端激励收发代理tx_agent/rx_agent,激励产生器sequencer,激励发送模块driver,接口监控模块monitor,结果比对模块scoreboard。本发明的验证的对象选择CAN控制器IP,提供的验证平台采用UVM以较低的成本,较高的效率,较为可靠的验证CAN控制器在不同工作模式下的数据收发。
-
公开(公告)号:CN106503308B
公开(公告)日:2019-03-19
申请号:CN201610876959.0
申请日:2016-10-08
申请人: 中国电子科技集团公司第五十八研究所
摘要: 本发明涉及一种基于UVM的CAN控制器IP验证平台,包括顶层TOP层,待测设计DUT,DUT接口模块interface,测试用例层test,验证环境层env,寄存器模型register model,虚拟激励产生器virtual seqencer,寄存器访问代理bus_agent,发送端/接收端激励收发代理tx_agent/rx_agent,激励产生器sequencer,激励发送模块driver,接口监控模块monitor,结果比对模块scoreboard。本发明的验证的对象选择CAN控制器IP,提供的验证平台采用UVM以较低的成本,较高的效率,较为可靠的验证CAN控制器在不同工作模式下的数据收发。
-
-
-
-
-
-
-
-
-