一种基于Polar译码度量选择的第三方快速PDCCH盲检方法

    公开(公告)号:CN116961838A

    公开(公告)日:2023-10-27

    申请号:CN202311029241.4

    申请日:2023-08-16

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于Polar译码度量选择的第三方快速PDCCH盲检方法,步骤一:使用基于信道质量反馈的重排序盲检算法选取PDCCH候选空间;步骤二:在第三方PDCCH盲检过程中计算候选的Polar译码路径度量DM,根据DM选择结果来排除无效候选并确定有效候选DCI格式;步骤三:对有效候选依次进行C‑RNTI有效性验证、DCI内容解析与TBS数据长度匹配等工作确定唯一有效的DCI,实现目标身份识别与时频资源信息获取。使用本发明提供的方法,相比于传统的PDCCH盲检方法,能够同时减小PDCCH盲检次数和DCI候选长度数量,在保证目标捕获率的前提下显著提高第三方盲检效率。

    一种适用于无线自组网的抗干扰跳频同步方法及其实现装置

    公开(公告)号:CN116827381A

    公开(公告)日:2023-09-29

    申请号:CN202311029240.X

    申请日:2023-08-16

    Applicant: 东南大学

    Abstract: 本发明公开了一种适用于无线自组网的抗干扰跳频同步方法及其实现装置,属于通信技术领域。方法包括5个步骤为:步骤S1:对所有信道进行评估,划分为可用信道和不可用信道。步骤S2:按TOD和未受干扰的信道更新默认同步信道表,生成当前同步信道表。步骤S3:按照当前同步信道表生成同步跳频图案并应用。步骤S4:接收机搜索同步跳,解调调频同步信息。若出现漏检或虚检则回到步骤S102,检测成功则进入步骤S5。步骤S5:跟跳验证。若出现漏检或虚检则回到步骤S1,验证成功则跳频同步流程结束。本发明建立非固定同步频点、感知干扰频点和回避干扰频点相结合的综合机制,能有效提高接收机执行跳频同步流程的抗干扰能力。

    一种准循环LDPC译码的硬件实现方法及装置

    公开(公告)号:CN116707546A

    公开(公告)日:2023-09-05

    申请号:CN202310744688.3

    申请日:2023-06-21

    Applicant: 东南大学

    Abstract: 本发明揭示了一种准循环LDPC码的译码硬件实现方法,包括:根据接收码字的软消息矩阵L和LDPC码校验矩阵H,初始化消息更新矩阵M;软消息为对数似然比且由解调模块按照第一固定结构存储;H由基矩阵B和替换阵S确定;从M中通过循环寻址的方式读取待更新软消息;对M进行水平更新;对M进行垂直更新,并进行译码判决,将译码判决结果写入输出存储器;输出存储器按照第二固定结构存储所述译码判决结果;继续迭代至迭代次数达到最大迭代次数。本发明通过优化计算译码软消息的硬件实现,能使得译码消耗的时钟数为大为减少。通过调整译码流程,把缓存译码软消息的空间同时用作保存输出比特,能节约缓存输出比特的空间,降低时延,提高系统吞吐量。

Patent Agency Ranking