-
公开(公告)号:CN110502190A
公开(公告)日:2019-11-26
申请号:CN201910810926.X
申请日:2019-08-28
Applicant: 上海航天电子通讯设备研究所
IPC: G06F3/06
Abstract: 本发明提供了一种文件读写方法,本发明针对嵌入式操作系统,利用SSD的控制器和DMA功能,使用操作系统信号量和循环缓冲区资源,提出了一种提高星载嵌入式系统读写文件速度的方法,以期解决目前星载计算机系统读写文件速度受制于单个SSD控制器的DMA速度,进而提高星载计算机系统IO性能。本发明为持续大量的读写操作提供支持,发挥操作系统信号量、调度算法优势,降低星载嵌入式系统的处理器使用。本发明针对星载嵌入式系统,能够有效提高SSD读写速度,对于实现数据的高速访问和存储提供保证。
-
公开(公告)号:CN110674046A
公开(公告)日:2020-01-10
申请号:CN201910909423.8
申请日:2019-09-24
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种提高星载嵌入式文件系统可靠性的方法,包括:在当前星载综合电子计算机文件系统存储介质上,创建主分区和冗余分区;将文件上载到文件系统中时,分别存储至主分区和冗余分区;为上载到文件系统的每一份文件中添加MD5(Message-Digest Algorithm信息摘要算法)校验码值,并在文件加载时进行MD5校验码值比对;在启动星载应用程序时,对主分区,或冗余分区中的星载应用程序进行校验,若校验成功,则启动对应分区的文件;按照预设的周期,对主分区和冗余分区中上载的文件进行回读刷新。从而可以有效保证每次加载运行的应用程序是完整和可靠的,对于维持卫星长期在轨运行提供可靠性保证。
-
公开(公告)号:CN103885421A
公开(公告)日:2014-06-25
申请号:CN201410114996.9
申请日:2014-03-26
Applicant: 上海航天电子通讯设备研究所
IPC: G05B19/418
CPC classification number: Y02P90/02
Abstract: 一种标准总线控制器,其包括指令接口、总线输出接口、总线输入接口、数据接口、接点配置和使能接口、配置寄存器接口、时钟输入接口,与所述指令接口、总线输出接口、总线输入接口、数据接口、节点配置和使能接口、配置寄存器接口、时钟输入接口对应连接的IFU模块、TXU模块、RXU模块、LSU模块、CTU模块、REG模块、CKU模块;通过使用本发明提供的总线控制器,可设计具备基于ARINC659容错总线架构的计算机,或其他电子系统;本发明可移植到不同的平台,特别是各种可满足空间抗辐特性的平台,如高可靠性等级的反熔丝FPGA、SOC芯片等,满足星载计算机或其他星载电子系统的设计和使用要求。
-
公开(公告)号:CN110674046B
公开(公告)日:2023-08-01
申请号:CN201910909423.8
申请日:2019-09-24
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种提高星载嵌入式文件系统可靠性的方法,包括:在当前星载综合电子计算机文件系统存储介质上,创建主分区和冗余分区;将文件上载到文件系统中时,分别存储至主分区和冗余分区;为上载到文件系统的每一份文件中添加MD5(Message‑Digest Algorithm信息摘要算法)校验码值,并在文件加载时进行MD5校验码值比对;在启动星载应用程序时,对主分区,或冗余分区中的星载应用程序进行校验,若校验成功,则启动对应分区的文件;按照预设的周期,对主分区和冗余分区中上载的文件进行回读刷新。从而可以有效保证每次加载运行的应用程序是完整和可靠的,对于维持卫星长期在轨运行提供可靠性保证。
-
公开(公告)号:CN103885421B
公开(公告)日:2017-04-05
申请号:CN201410114996.9
申请日:2014-03-26
Applicant: 上海航天电子通讯设备研究所
IPC: G05B19/418
CPC classification number: Y02P90/02
Abstract: 一种标准总线控制器,其包括指令接口、总线输出接口、总线输入接口、数据接口、接点配置和使能接口、配置寄存器接口、时钟输入接口,与所述指令接口、总线输出接口、总线输入接口、数据接口、节点配置和使能接口、配置寄存器接口、时钟输入接口对应连接的IFU模块、TXU模块、RXU模块、LSU模块、CTU模块、REG模块、CKU模块;通过使用本发明提供的总线控制器,可设计具备基于ARINC 659容错总线架构的计算机,或其他电子系统;本发明可移植到不同的平台,特别是各种可满足空间抗辐特性的平台,如高可靠性等级的反熔丝FPGA、SOC芯片等,满足星载计算机或其他星载电子系统的设计和使用要求。
-
公开(公告)号:CN110502190B
公开(公告)日:2023-03-17
申请号:CN201910810926.X
申请日:2019-08-28
Applicant: 上海航天电子通讯设备研究所
IPC: G06F3/06
Abstract: 本发明提供了一种文件读写方法,本发明针对嵌入式操作系统,利用SSD的控制器和DMA功能,使用操作系统信号量和循环缓冲区资源,提出了一种提高星载嵌入式系统读写文件速度的方法,以期解决目前星载计算机系统读写文件速度受制于单个SSD控制器的DMA速度,进而提高星载计算机系统IO性能。本发明为持续大量的读写操作提供支持,发挥操作系统信号量、调度算法优势,降低星载嵌入式系统的处理器使用。本发明针对星载嵌入式系统,能够有效提高SSD读写速度,对于实现数据的高速访问和存储提供保证。
-
公开(公告)号:CN104182305A
公开(公告)日:2014-12-03
申请号:CN201410431388.0
申请日:2014-08-28
Applicant: 上海航天电子通讯设备研究所
IPC: G06F11/16
Abstract: 本发明提供了一种高可靠三模冗余控制和数据管理计算机及其使用方法,该计算机包括了电源模块、固态存储模块、表决控制模块、接口控制模块和三个处理器模块,所述电源模块包括三个电源单元,分别为三个所述处理器模块供电,进而实现对所述固态存储模块、表决控制模块、接口控制模块供电,所述固态存储模块包括三个固态数据存储单元,分别与三个所述处理器模块间实现信号互通,且与地面的测控通讯机实现信号互通,所述表决控制模块包括三个表决控制单元,每个所述表决控制单元均与三个所述处理器模块之间实现信号互通,所述表决控制单元的输出接口均包括1553B总线输出接口、OC门输出接口、RS422通讯输出接口。
-
-
-
-
-
-