基于冗余构架的ARM嵌入式控制系统及控制方法

    公开(公告)号:CN104424053A

    公开(公告)日:2015-03-18

    申请号:CN201310377289.4

    申请日:2013-08-27

    Abstract: 本发明涉及一种基于CPU冗余设计和总线接口冗余设计的ARM(XScalePXA255处理器)嵌入式控制系统,包含主、从CPU板、网络板、CAN板、289A板、CAN板、A/D板、KGIO板、电源板和SBUS底板。其中,CPU板实现了CPU的冗余,网络板实现了网络总线接口的冗余,CAN板实现了CAN总线接口的冗余,289A板实现了289A总线接口的冗余。通过硬件FPGA仲裁和软件的驱动及可重入断点的协同设计实现了CPU的冗余、网络总线接口的冗余、CAN总线接口的冗余、289A总线接口的冗余。

    多支并联工作的电源模块判故电路及其电源模块

    公开(公告)号:CN203673048U

    公开(公告)日:2014-06-25

    申请号:CN201320589956.0

    申请日:2013-09-24

    Abstract: 本实用新型公开一种多支并联工作的电源模块及其判故电路。该判故电路包括第一整流二极管、第一限流电阻、第二整流二极管、第二限流电阻,电容、第一电阻、第二电阻和开关电路。由于第一整流二极管的正极和第二整流二极管的正极分别连接电源模块内部的高频变压器次级输出的首尾端而使得故判信号取自高频变压器次级输出的首尾端,而不是在电源模块输出端串联二极管取样,实现故判电路的微损耗,进而,电源整机效率不会降低,也不会使得电源整机的温升增大。另外,第一整流二极管、第一限流电阻、第二整流二极管和第二限流电阻构成的双D\R整流设计,高频整流和限制判故电路的浪涌电流效果效果好,也隔离了判故电路与电源模块的互相干扰。

Patent Agency Ranking