面向堆叠式卫星的总线设计方法与系统

    公开(公告)号:CN119210555A

    公开(公告)日:2024-12-27

    申请号:CN202411166461.6

    申请日:2024-08-23

    Abstract: 本发明提供了一种面向堆叠式卫星的总线设计方法,包括:设置控制总线步骤:设置控制总线,完成星上的控制信息传递;设置信息总线步骤:设置信息总线,使所有业务数据均通过信息总线收集至交换系统的网络交换机,再由网络交换机存储或分发;设置功率总线步骤:在电源控制器输出端引出功率总线并形成供电回路;重构步骤:当传输数据异常时,上传重构文件,星上管理系统根据重构文件,将所有需要重构的模块重构;或星上管理系统或地面根据重构指令,重构模块;总线设计步骤:将控制总线、信息总线、功率总线以及重构模块集成,形成总线。本发明使用一体化的控制、信息与功率总线架构能够大大提高其载重比、可靠性和经济性。

    高度集成的卫星综合电子系统
    2.
    发明公开

    公开(公告)号:CN117081644A

    公开(公告)日:2023-11-17

    申请号:CN202310921950.7

    申请日:2023-07-25

    Abstract: 本发明提供了一种高度集成的卫星综合电子系统,涉及航天器制造技术领域,包括:母板与多个功能模块;多个所述功能模块包括:星载计算机A/B、测控应答机A/B、GNSS接收机A/B、数传发射机、大容量存储器、驱动机构控制器、电源供电板、电源配电板、锂离子蓄电池组以及转接板;除母板外,每个功能模块均为板卡式设计,每块板卡通过CPCI接口与母板相连,实现板卡间能源及信息交互。本发明能够简化卫星电缆网设计,减少布局约束,有利于卫星的小型化、轻量化、通用化、高集成化设计和批量化生产。

    用于微处理器容错控制的多模冗余协商表决方法及系统

    公开(公告)号:CN115344436A

    公开(公告)日:2022-11-15

    申请号:CN202210867092.8

    申请日:2022-07-21

    Abstract: 本发明提供了一种用于微处理器容错控制的多模冗余协商表决方法及系统,包括:步骤S1:令各微处理器之间的数据通信采用以下任意一种方式:内总线;共享内存;获取微处理器之间的数据通信确定结果信息;步骤S2:根据微处理器之间的数据通信确定结果信息,配置微处理器个数n和故障冗余度r的关系为:r=n‑3;所述的故障冗余度r表示当有r个微处理器故障时,系统仍能保证3取2比对的容错能力;本发明没有采用专门的表决器电路,利用各个微处理器之间的内部通讯协商表决出多数相同的输出;本发明不使用专用的表决电路可以避免表决电路的故障而引发系统失效,在提高系统安全性和可靠性方面有较大优势。

Patent Agency Ranking