电子控制装置
    1.
    发明公开

    公开(公告)号:CN102243480A

    公开(公告)日:2011-11-16

    申请号:CN201010588054.6

    申请日:2010-11-29

    CPC classification number: G05B9/02 F02D41/28

    Abstract: 本发明公开一种电子控制装置。在内置有多个开关元件和第二多通道AD转换器的智能功率模块(IPM)中,利用微处理器正确读出与多种控制信号相对应的数字转换值。电子控制装置(100A)内的CPU(110A)通过串并行转换器(114a、114b)和第二多通道AD转换器(116b)读出IPM(190A)内的开关元件(140n)的通电电流,开关元件(140n)由串行控制信号(SRn)或者并行控制信号(PWMn)进行开关控制,读出时期控制电路(170n)构成为调整读出定时,使得不管控制信号的类别,都始终在开关元件(140n)闭路驱动的期间内读出,可通过串并行转换器来减少IPM与微处理器之间的布线数量,并且,调整串行信号与并行信号之间的定时误差,以正确读出数字转换值。

    电负载的驱动控制装置
    2.
    发明公开

    公开(公告)号:CN102088245A

    公开(公告)日:2011-06-08

    申请号:CN201010251823.3

    申请日:2010-08-05

    Abstract: 本发明的目的在于提供一种电负载的驱动控制装置。利用监视控制单元可靠检测出由开关元件进行通电控制的电负载的供电电路的短路、断路异常,且减轻监视控制单元的迅速响应负担。利用监视控制单元产生的控制输出信号对连接在驱动电源与电负载之间的开关元件进行通断控制,判定存储电路根据对于开关元件的闭路指令和开路指令,对是否正确地进行闭路和开路进行判定存储,定期向监视控制单元报告闭路判定存储信号和开路判定存储信号。一边定期使判定存储内容复位,一边连续更新判定动作。监视控制单元不必在产生通断指令的时刻即时监视判定存储信号,因此不要求监视控制的即时响应性,即使是短时间的闭路指令或开路指令,也能可靠检测出是否发生异常。

    电子控制装置
    3.
    发明授权

    公开(公告)号:CN102243480B

    公开(公告)日:2015-04-01

    申请号:CN201010588054.6

    申请日:2010-11-29

    CPC classification number: G05B9/02 F02D41/28

    Abstract: 本发明公开一种电子控制装置。在内置有多个开关元件和第二多通道AD转换器的智能功率模块(IPM)中,利用微处理器正确读出与多种控制信号相对应的数字转换值。电子控制装置(100A)内的CPU(110A)通过串并行转换器(114a、114b)和第二多通道AD转换器(116b)读出IPM(190A)内的开关元件(140n)的通电电流,开关元件(140n)由串行控制信号(SRn)或者并行控制信号(PWMn)进行开关控制,读出时期控制电路(170n)构成为调整读出定时,使得不管控制信号的类别,都始终在开关元件(140n)闭路驱动的期间内读出,可通过串并行转换器来减少IPM与微处理器之间的布线数量,并且,调整串行信号与并行信号之间的定时误差,以正确读出数字转换值。

    电负载的驱动控制装置
    4.
    发明授权

    公开(公告)号:CN102088245B

    公开(公告)日:2013-09-04

    申请号:CN201010251823.3

    申请日:2010-08-05

    Abstract: 本发明的目的在于提供一种电负载的驱动控制装置。利用监视控制单元可靠检测出由开关元件进行通电控制的电负载的供电电路的短路、断路异常,且减轻监视控制单元的迅速响应负担。利用监视控制单元产生的控制输出信号对连接在驱动电源与电负载之间的开关元件进行通断控制,判定存储电路根据对于开关元件的闭路指令和开路指令,对是否正确地进行闭路和开路进行判定存储,定期向监视控制单元报告闭路判定存储信号和开路判定存储信号。一边定期使判定存储内容复位,一边连续更新判定动作。监视控制单元不必在产生通断指令的时刻即时监视判定存储信号,因此不要求监视控制的即时响应性,即使是短时间的闭路指令或开路指令,也能可靠检测出是否发生异常。

    电子控制装置
    5.
    发明授权

    公开(公告)号:CN101211286B

    公开(公告)日:2010-04-07

    申请号:CN200710162334.9

    申请日:2007-09-28

    Abstract: 提高使用能方便地进行高速读写的非易失性存储器MRAM的电子控制装置的安全性。从外部工具(108)写入控制程序的MRAM(120A)具有带纠错码的写入电路(122)、译码读出电路(123)、以及将差错发生地址号作为差错数据写入的差错寄存器(125a、125b),若在指定差错发生地址并进行确认读出时仍然发生差错,则进行重复异常判断,并作异常通知。MRAM(120A)的程序存储区通常为写入禁止状态,连接外部工具(108)时解除禁止状态。将差错寄存器(125a、125b)设置在不成为写入禁止对象的数据存储区。

    电子控制装置
    6.
    发明公开

    公开(公告)号:CN101211286A

    公开(公告)日:2008-07-02

    申请号:CN200710162334.9

    申请日:2007-09-28

    Abstract: 提高使用能方便地进行高速读写的非易失性存储器MRAM的电子控制装置的安全性。从外部工具(108)写入控制程序的MRAM(120A)具有带纠错码的写入电路(122)、译码读出电路(123)、以及将差错发生地址号作为差错数据写入的差错寄存器(125a、125b),若在指定差错发生地址并进行确认读出时仍然发生差错,则进行重复异常判断,并作异常通知。MRAM(120A)的程序存储区通常为写入禁止状态,连接外部工具(108)时解除禁止状态。将差错寄存器(125a、125b)设置在不成为写入禁止对象的数据存储区。

Patent Agency Ranking