-
公开(公告)号:CN116361064A
公开(公告)日:2023-06-30
申请号:CN202211640311.5
申请日:2022-12-20
Applicant: 三星电子株式会社
Abstract: 描述了基于多级级联码的分层编解码架构和方案。例如,多个编码器和解码器分层可以连同级联码的对应级的使用一起实现。编解码方案通常包括内层编解码方案(例如,极化编解码方案,诸如混合极化码、博斯‑乔杜里‑霍昆亨(BCH)码)、外层编解码方案(例如,里德‑所罗门(RS)编解码方案)、以及一个或多个中间编解码方案。内层编解码方案基于极化变换(例如,具有循环冗余校验(CRC)码的极化码、具有动态冻结码的极化码、极化调整卷积(PAC)码等),其允许将来自外层码的奇偶校验数据连同用户数据一起嵌入码字内部。外层编解码方案具有相似的级联结构(例如,内层RS码与外层RS码的级联结构)。
-
公开(公告)号:CN115934407A
公开(公告)日:2023-04-07
申请号:CN202210684763.7
申请日:2022-06-16
Applicant: 三星电子株式会社
Abstract: 提供了存储器控制器、存储器控制电路及控制存储器设备的方法。该存储器控制器可以包括针对高速数据吞吐量优化的硬决策(HD)纠错码(ECC)解码器、针对高可纠正性数据吞吐量优化的软决策(SD)ECC解码器、以及被配置为可变地选择HD ECC解码器或SD ECC解码器之一用于数据吞吐量的机器学习均衡器(MLE)。存储器控制器的实施例可以基于线性ECC来提供速度优化的HD吞吐量。线性ECC可以是软汉明置换码(SHPC)。
-
公开(公告)号:CN111427717A
公开(公告)日:2020-07-17
申请号:CN202010025433.8
申请日:2020-01-10
Applicant: 三星电子株式会社
Abstract: 一种解码电路,包括Bose-Chaudhuri-Hocquenghem(BCH)解码器。BCH解码器包括用于基于BCH编码字来生成校正子的校正子级、对校正子执行Berlekamp-Massey(BM)算法以生成错误位置多项式(ELP)系数的Berlekamp-Massey级、使用快速傅立叶变换(FFT)对ELP系数执行Chien搜索以生成错误位和迭代信息的Chien级、以及被配置为基于迭代信息将错误位重新排序为按顺序的帧修复器级。BCH解码器使用重新排序的错误位解码BCH编码字。
-
-