-
公开(公告)号:CN110176270A
公开(公告)日:2019-08-27
申请号:CN201910035368.4
申请日:2019-01-15
申请人: 三星电子株式会社
摘要: 一种存储器装置包括:多个存储器芯片,其响应于控制命令和地址命令存储和输出数据;至少一个错误检查和校正(ECC)存储器芯片,其对所述多个存储器芯片存储和输出的数据提供ECC功能;以及控制器,其将所述多个存储器芯片中的其中检测到有缺陷的存储器单元的存储器芯片标记为有缺陷的存储器芯片,被构造为将有缺陷的存储器芯片的数据存储在ECC存储器芯片中,并且被构造为控制有缺陷的存储器芯片执行后封装修复(PPR)。
-
公开(公告)号:CN110176270B
公开(公告)日:2023-11-03
申请号:CN201910035368.4
申请日:2019-01-15
申请人: 三星电子株式会社
摘要: 一种存储器装置包括:多个存储器芯片,其响应于控制命令和地址命令存储和输出数据;至少一个错误检查和校正(ECC)存储器芯片,其对所述多个存储器芯片存储和输出的数据提供ECC功能;以及控制器,其将所述多个存储器芯片中的其中检测到有缺陷的存储器单元的存储器芯片标记为有缺陷的存储器芯片,被构造为将有缺陷的存储器芯片的数据存储在ECC存储器芯片中,并且被构造为控制有缺陷的存储器芯片执行后封装修复(PPR)。
-
公开(公告)号:CN109308228A
公开(公告)日:2019-02-05
申请号:CN201810845313.5
申请日:2018-07-27
申请人: 三星电子株式会社
CPC分类号: G06F11/1068 , G06F11/1004 , G06F11/1048 , G11C5/04 , G11C29/52 , G11C2029/0411 , G06F3/0658 , G06F3/0644 , G06F3/0656 , G11C29/42
摘要: 本发明可提供一种存储器模块、一种校正存储器模块的错误的方法和一种存储器系统。所述存储器系统包括多个存储器芯片和存储关于所述多个存储器芯片的DQ组管理信息的存储器控制器。存储器控制器可包括:错误校正码(ECC)引擎,其连接至所述多个存储器芯片中的每一个的DQ接触点,ECC引擎被构造为关于被发送至DQ接触点的数据执行数据校正算法;以及DQ组管理器,其被构造为将DQ接触点分组为对应于校正数据宽度的DQ组,并且存储用于管理DQ组的DQ组管理信息。
-
公开(公告)号:CN110347611B
公开(公告)日:2023-07-28
申请号:CN201910193535.8
申请日:2019-03-14
申请人: 三星电子株式会社
摘要: 公开了一种存储器系统和存储器系统的操作方法。所述存储器系统包括:处理器,包括多个核和存储器控制器;第一半导体存储器模块,与存储器控制器通信。所述多个核响应于在存储器控制器从第一半导体存储器模块读取第一数据时检测到第一错误,接收用于执行第一异常处理的调用。所述多个核的第一主核执行第一异常处理,并且所述多个核的剩余核返回至先前执行的剩余操作。
-
公开(公告)号:CN110347611A
公开(公告)日:2019-10-18
申请号:CN201910193535.8
申请日:2019-03-14
申请人: 三星电子株式会社
摘要: 公开了一种存储器系统和存储器系统的操作方法。所述存储器系统包括:处理器,包括多个核和存储器控制器;第一半导体存储器模块,与存储器控制器通信。所述多个核响应于在存储器控制器从第一半导体存储器模块读取第一数据时检测到第一错误,接收用于执行第一异常处理的调用。所述多个核的第一主核执行第一异常处理,并且所述多个核的剩余核返回至先前执行的剩余操作。
-
-
-
-