-
公开(公告)号:CN107077883A
公开(公告)日:2017-08-18
申请号:CN201480083360.0
申请日:2014-11-25
Applicant: 三星电子株式会社
Inventor: 赵相衍
IPC: G11C11/408
CPC classification number: G11C11/4082 , G11C11/406 , G11C11/408
Abstract: 提供了一种管理半导体存储器的方法,所述方法包括如下步骤:根据采样时间段,从对于存储器单元阵列的存取流对行地址进行采样;基于概率信息,确定采样的行地址是否是与被最频繁存取的目标行对应的地址;对与目标行相邻的行执行刷新操作。
-
公开(公告)号:CN106487704B
公开(公告)日:2021-07-27
申请号:CN201610797865.4
申请日:2016-08-31
Applicant: 三星电子株式会社
IPC: H04L12/803 , H04L29/08 , H04L29/06
Abstract: 服务器设备包括:多个接口电路,被配置为与网络连接并且在网络分组与数据块之间执行格式转换,该网络分组是与网络通信的分组,该数据块遵从内部格式;多个存储器模块,彼此独立地进行操作;以及切换电路,连接在多个接口电路与多个存储器模块之间,该切换电路被配置为基于从多个接口电路所传送的第一数据块的属性来从多个存储器模块当中选择至少一个存储器模块,并且将第一数据块发送到所选择的存储器模块,其中,所选择的至少一个存储器模块被配置为对第一数据块进行解码并且基于解码结果执行与第一数据块相关联的读取操作或写入操作。
-
公开(公告)号:CN1680930A
公开(公告)日:2005-10-12
申请号:CN200510071719.5
申请日:2005-02-18
Applicant: 三星电子株式会社
Inventor: 赵相衍
CPC classification number: G06F12/0862 , G06F2212/2022 , G06F2212/6022
Abstract: 一种存储控制器可减少总线使用时间。该存储控制器可包括主控制器、数据读取单元以及串行接口。主控制器可存储通过总线接收到的来自处理器的控制数据信号,并且可通过生成可基于所存储的控制数据信号的请求数据信号来控制存储器。数据读取单元可存储读取地址信号,该信号可通过另一条总线从处理器和IP模块中的至少一个接收,并且该数据读取单元可通过生成可基于存储的读取地址信号的命令数据信号来从存储器读取数据。串行接口可作为主控制器和数据读取单元中的至少一个与存储器的接口。该存储控制器可通过更有效地控制存储器的数据读取和/或写入的操作来减少总线的使用时间。
-
公开(公告)号:CN107077883B
公开(公告)日:2021-04-27
申请号:CN201480083360.0
申请日:2014-11-25
Applicant: 三星电子株式会社
Inventor: 赵相衍
IPC: G11C11/408
Abstract: 提供了一种管理半导体存储器的方法,所述方法包括如下步骤:根据采样时间段,从对于存储器单元阵列的存取流对行地址进行采样;基于概率信息,确定采样的行地址是否是与被最频繁存取的目标行对应的地址;对与目标行相邻的行执行刷新操作。
-
公开(公告)号:CN106487704A
公开(公告)日:2017-03-08
申请号:CN201610797865.4
申请日:2016-08-31
Applicant: 三星电子株式会社
IPC: H04L12/803 , H04L29/08 , H04L29/06
CPC classification number: H04L67/1097 , G06F9/5016 , G06F9/5083 , G06F12/023 , G06F12/0253 , G06F2212/1044 , G06F2212/702 , H04L67/1002 , H04L67/1076 , H04L69/16
Abstract: 服务器设备包括:多个接口电路,被配置为与网络连接并且在网络分组与数据块之间执行格式转换,该网络分组是与网络通信的分组,该数据块遵从内部格式;多个存储器模块,彼此独立地进行操作;以及切换电路,连接在多个接口电路与多个存储器模块之间,该切换电路被配置为基于从多个接口电路所传送的第一数据块的属性来从多个存储器模块当中选择至少一个存储器模块,并且将第一数据块发送到所选择的存储器模块,其中,所选择的至少一个存储器模块被配置为对第一数据块进行解码并且基于解码结果执行与第一数据块相关联的读取操作或写入操作。
-
公开(公告)号:CN100465931C
公开(公告)日:2009-03-04
申请号:CN200510071719.5
申请日:2005-02-18
Applicant: 三星电子株式会社
Inventor: 赵相衍
CPC classification number: G06F12/0862 , G06F2212/2022 , G06F2212/6022
Abstract: 一种存储控制器可减少总线使用时间。该存储控制器可包括主控制器、数据读取单元以及串行接口。主控制器可存储通过总线接收到的来自处理器的控制数据信号,并且可通过生成可基于所存储的控制数据信号的请求数据信号来控制存储器。数据读取单元可存储读取地址信号,该信号可通过另一条总线从处理器和IP模块中的至少一个接收,并且该数据读取单元可通过生成可基于存储的读取地址信号的命令数据信号来从存储器读取数据。串行接口可作为主控制器和数据读取单元中的至少一个与存储器的接口。该存储控制器可通过更有效地控制存储器的数据读取和/或写入的操作来减少总线的使用时间。
-
-
-
-
-