-
公开(公告)号:CN108334184A
公开(公告)日:2018-07-27
申请号:CN201710972454.9
申请日:2017-10-18
Applicant: 三星电子株式会社
CPC classification number: G06F1/3225 , G06F1/3275 , G06F1/3287 , G06F1/3296 , G06F15/7821 , G11C5/14 , G06F3/0625 , G06F3/0658 , G06F3/0683
Abstract: 一种通过握手来控制存储器电力的系统芯片(SoC)及其操作方法。所述系统芯片包括存储器控制器及电力管理器。所述存储器控制器被配置成控制存储器。所述电力管理器被配置成管理存储器的供电电力电平。所述存储器控制器被配置成向所述电力管理器输出存储器存取水平,所述存储器存取水平表示对所述存储器进行存取的频率。所述电力管理器被配置成根据所述存储器存取水平来调整所述存储器的所述供电电力电平。通过优化存储器的功耗,可降低由存储器消耗的电力。
-
公开(公告)号:CN109582634A
公开(公告)日:2019-04-05
申请号:CN201811028101.4
申请日:2018-09-04
Applicant: 三星电子株式会社
Abstract: 提供一种总线系统。系统总线包括从功能块及主功能块。所述主功能块向所述从功能块传送第一命令。所述从功能块包括第一总线保护器。响应于所述从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的状态,所述第一总线保护器代表所述从功能块接收所述第一命令并向所述主功能块传送与所述第一命令对应的虚设信号。
-
公开(公告)号:CN108334184B
公开(公告)日:2024-02-02
申请号:CN201710972454.9
申请日:2017-10-18
Applicant: 三星电子株式会社
IPC: G06F1/3234 , G06F3/06
Abstract: 一种通过握手来控制存储器电力的系统芯片(SoC)及其操作方法。所述系统芯片包括存储器控制器及电力管理器。所述存储器控制器被配置成控制存储器。所述电力管理器被配置成管理存储器的供电电力电平。所述存储器控制器被配置成向所述电力管理器输出存储器存取水平,所述存储器存取水平表示对所述存储器进行存取的频率。所述电力管理器被配置成根据所述存储器存取水平来调整所述存储器的所述供电电力电平。通过优化存储器的功耗,可降低由存储器消耗的电力。
-
-
公开(公告)号:CN109582634B
公开(公告)日:2024-02-20
申请号:CN201811028101.4
申请日:2018-09-04
Applicant: 三星电子株式会社
Abstract: 提供一种总线系统。系统总线包括从功能块及主功能块。所述主功能块向所述从功能块传送第一命令。所述从功能块包括第一总线保护器。响应于所述从功能块处于不能够接收所述第一命令或者不能够传送与所述第一命令对应的响应信号的状态,所述第一总线保护器代表所述从功能块接收所述第一命令并向所述主功能块传送与所述第一命令对应的虚设信号。
-
公开(公告)号:CN110018712A
公开(公告)日:2019-07-16
申请号:CN201811434521.2
申请日:2018-11-28
Applicant: 三星电子株式会社
IPC: G06F1/04
Abstract: 提供一种半导体装置和半导体系统。所述半导体装置包括:硬件自动时钟门控(HWACG)逻辑,被配置为提供知识产权(IP)块的时钟门控;存储器电源控制器,被配置为基于为IP块提供时钟门控的HWACG逻辑来执行与IP块电连接的存储器的电源门控。HWACG逻辑包括:第一时钟源,被配置为提供第一时钟信号;第二时钟源,被配置为接收由第一时钟源提供的第一时钟信号,并向IP块提供第二时钟信号;第一时钟控制电路,被配置为控制第一时钟源;第二时钟控制电路,被配置为基于IP块的操作状态将时钟请求发送至第一时钟控制电路,并控制第二时钟源。
-
公开(公告)号:CN110018712B
公开(公告)日:2023-12-26
申请号:CN201811434521.2
申请日:2018-11-28
Applicant: 三星电子株式会社
IPC: G06F1/04
Abstract: 提供一种半导体装置和半导体系统。所述半导体装置包括:硬件自动时钟门控(HWACG)逻辑,被配置为提供知识产权(IP)块的时钟门控;存储器电源控制器,被配置为基于为IP块提供时钟门控的HWACG逻辑来执行与IP块电连接的存储器的电源门控。HWACG逻辑包括:第一时钟源,被配置为提供第一时钟信号;第二时钟源,被配置为接收由第一时钟源提供的第一时钟信号,并向IP块提供第二时钟信号;第一时钟控制电路,被配置为控制第一时钟源;第二时钟控制电路,被配置为基于IP块的操作状态将时钟请求发送至第一时钟控制电路,并控制第二时钟源。
-
-
公开(公告)号:CN108375724A
公开(公告)日:2018-08-07
申请号:CN201810095346.2
申请日:2018-01-31
Applicant: 三星电子株式会社
IPC: G01R31/28
CPC classification number: G01R31/2853 , G01R31/2884 , G06F1/26 , G06F1/3206 , G06F1/3209 , G06F1/3296 , G01R31/2832
Abstract: 本发明提供一种半导体装置,可在确保半导体装置正常工作的同时降低半导体装置的功耗以及热量产生。一种半导体装置包括:受测试设计;处理核心,被配置成执行测试软件以确定所述受测试设计的最佳工作电压;以及保护电路,被配置成阻止在所述处理核心执行所述测试软件的同时由所述受测试设计产生的未定义信号的传输。
-
公开(公告)号:CN106444965A
公开(公告)日:2017-02-22
申请号:CN201610642814.4
申请日:2016-08-08
Applicant: 三星电子株式会社
IPC: G06F1/10
CPC classification number: G06F1/08 , G06F1/324 , G06F13/24 , Y02D10/126 , G06F1/10
Abstract: 一种时钟管理单元、包括其的集成电路和管理时钟的方法。在一个实施例中,所述集成电路包括:时钟产生器,被配置为选择性地产生第一时钟;处理器,被配置为执行操作;时钟管理电路。时钟管理电路被配置为从处理器接收时钟管理信息,并基于时钟管理信息和第一时钟选择性地产生第二时钟。处理器被配置为基于第二时钟执行一些操作。
-
-
-
-
-
-
-
-
-