-
公开(公告)号:CN118352353A
公开(公告)日:2024-07-16
申请号:CN202410030296.5
申请日:2024-01-08
Applicant: 三星电子株式会社
IPC: H01L27/02 , H01L27/092 , G06F30/327 , G06F30/392 , G06F30/394
Abstract: 一种集成电路包括:第一区域,所述第一区域具有布置在沿第一方向延伸的第一行中的多个第一单元和在与所述第一方向交叉的第二方向上延伸的多个第一栅电极;第二区域,所述第二区域具有布置在沿所述第一方向延伸的第二行中的多个第二单元和在所述第二方向上延伸的多个第二栅电极;以及第三区域,所述第三区域位于所述第一区域与所述第二区域之间并且具有在所述第二方向上延伸的多个第三栅电极。每个所述第二行的第二高度大于每个所述第一行的第一高度。所述第一栅电极的节距、所述第二栅电极的节距和所述第三栅电极的节距是相同的。
-
公开(公告)号:CN112310224A
公开(公告)日:2021-02-02
申请号:CN202010748817.2
申请日:2020-07-30
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L29/06 , H01L27/02 , H01L23/48 , H01L23/528
Abstract: 一种半导体器件包括:第一栅电极,设置在基板上并在第一水平方向上延伸;第一栅极接触和虚设栅极接触,在第一水平方向上彼此间隔开并与第一栅电极的顶表面接触;第一互连线,在第二水平方向上延伸并在关于基板的上表面的垂直方向上与第一栅极接触重叠;以及电压发生器,配置为产生第一电压并经由第一互连线和第一栅极接触将第一电压施加到第一栅电极。第一栅电极经由第一互连线和第一栅极接触从电压发生器接收第一电压。虚设栅极接触经由第一栅电极接收第一电压。
-
公开(公告)号:CN115809632A
公开(公告)日:2023-03-17
申请号:CN202210919537.2
申请日:2022-08-02
Applicant: 三星电子株式会社
IPC: G06F30/392 , G06F30/394 , G06F30/398 , G06F30/323
Abstract: 提供了集成电路、设计包括该集成电路的布图的方法及计算系统。集成电路包括:第一单元,包括第一‑a和第二‑a输出引脚、连接第一‑a输出引脚和第二‑a输出引脚的第一布线线路、连接第一‑a输出引脚和第一布线线路的第一‑a过孔、连接第二‑a输出引脚和第一布线线路的第二‑a过孔;及第二单元,包括第一‑b和第二‑b输出引脚、连接第一‑b输出引脚和第二‑b输出引脚的第二布线线路、连接第一‑b输出引脚和第二布线线路的第一‑b过孔、连接第二‑b输出引脚和第二布线线路的第二‑b过孔。第一‑a过孔和第二‑a过孔及第一‑b过孔和第二‑b过孔各自在彼此不同的第一‑a位置、第二‑a位置、第一‑b位置和第二‑b位置处。
-
公开(公告)号:CN115208358A
公开(公告)日:2022-10-18
申请号:CN202210343268.X
申请日:2022-03-31
Applicant: 三星电子株式会社
IPC: H03K3/037 , H03K19/094 , G06F30/392 , G06F30/394
Abstract: 提供了触发器及包括其的集成电路的设计方法。所述触发器包括第一行中的第一主锁存器、第二行中的第二主锁存器、所述第一行中的第一从锁存器和所述第二行中的第二从锁存器。所述第一主锁存器和所述第二主锁存器在第二方向上相邻设置,并且所述第一从锁存器和所述第二从锁存器在所述第二方向上相邻设置。
-
-
-