RAID存储设备、主机及RAID系统
    1.
    发明公开

    公开(公告)号:CN113918088A

    公开(公告)日:2022-01-11

    申请号:CN202110737715.5

    申请日:2021-06-30

    Abstract: 一种独立硬盘冗余阵列(RAID)存储设备包括:存储装置,所述存储装置包括第一存储器件和第二存储器件,所述第一存储器件被配置为存储数据块和相应的奇偶校验数据中的至少一者(数据块/奇偶校验数据),所述第二存储器件被配置为用作备用存储器区域;以及RAID控制器,所述RAID控制器包括被配置为存储计数表的RAID内部存储器,并且被配置为响应于从主机接收到的命令来控制重建操作的执行,其中,一旦识别出故障的第一存储器件,所述RAID控制器就基于所述计数表访问非故障的第一存储器件的已用区域,并使用所述第二存储器件重建所述故障的第一存储器件的数据。

    存储设备和操作该存储设备的方法

    公开(公告)号:CN111179994A

    公开(公告)日:2020-05-19

    申请号:CN201911035318.2

    申请日:2019-10-29

    Abstract: 公开了存储设备和操作该存储设备的方法。在一种操作包括非易失性存储器(NVM)的存储设备的方法中,所述非易失性存储器包括存储器单元阵列,所述存储器单元阵列包括第一平面和第二平面,所述方法包括接收用于所述第一平面和所述第二平面的数据感测的读取命令集;基于所述读取命令集同时将存储在所述第一平面中的第一页面数据加载到第一平面的第一页面缓冲区中、并将存储在所述第二平面中的第二页面数据加载到第二平面的第二页面缓冲区中;接收包括所述第一平面的数据输出命令集;并基于所述数据输出命令集连续地发送第一页面数据和第二页面数据。

    存储装置和电子系统
    3.
    发明公开

    公开(公告)号:CN115878524A

    公开(公告)日:2023-03-31

    申请号:CN202210563947.8

    申请日:2022-05-23

    Abstract: 公开了存储装置和电子系统。所述电子系统包括通过链路连接的发送装置和接收装置。接收装置包括:接收缓冲器,被配置为接收并存储事务层包;以及接收流控制器,被配置为通过监测接收缓冲器的占用状态来生成流控制包。发送装置包括发送缓冲器、发送流控制器和动态频率控制器。发送缓冲器存储将被传送到接收装置的未决事务层包。发送流控制器基于从接收装置接收的流控制包来控制将被传送到接收装置的事务层包的流。动态频率控制器通过监测发送缓冲器的状态和发送流控制器的状态来控制发送装置的内部时钟信号的频率。

    存储系统、主机系统和存储系统的操作方法

    公开(公告)号:CN112597069B

    公开(公告)日:2024-11-29

    申请号:CN202010745090.2

    申请日:2020-07-29

    Abstract: 提供了存储系统、主机系统和存储系统的操作方法。所述存储系统与主机系统通信并包括:存储装置,所述存储装置包括存储介质,所述存储介质被划分为包括高可靠性块和备用块的多个块;和控制器。所述控制器:向所述主机系统提供标识所述多个块中的所述高可靠性块的块信息;从所述主机系统接收块分配请求,其中,所述块分配请求是参考所述块信息来限定的,并且标识要用于存储元数据的至少一个高可靠性块;以及响应于所述块分配请求,将至少一个高可靠性块分配给元区域。所述控制器包括:坏块管理器,管理响应于所述块分配请求而执行的块分配操作,以及修复存储在所述高可靠性块中的一个高可靠性块中的元数据中的错误。

    存储设备和存储设备的回收方法

    公开(公告)号:CN109783011B

    公开(公告)日:2024-05-28

    申请号:CN201811218804.3

    申请日:2018-10-18

    Inventor: 吴熙泰 全镇完

    Abstract: 存储设备包括具有第一块的非易失性存储器和被配置为与非易失性存储器交换数据的存储器控制器。存储器控制器包括:第一处理器,将第一块划分为第一域和第二域;第二处理器,通过确定是否对第一域和第二域中的每一个执行回收来产生回收信号;以及第三处理器执行器,根据回收信号回收第一域和第二域中的每一个并且合并第一域和第二域。

    用于执行链路均衡的集成电路及其操作方法、存储装置

    公开(公告)号:CN119003399A

    公开(公告)日:2024-11-22

    申请号:CN202410602821.6

    申请日:2024-05-15

    Abstract: 提供了一种用于操作集成电路的方法、一种集成电路和一种存储装置。该方法包括:完成与外部集成电路的第一链路均衡操作;在包括在集成电路中的内部接收器处接收由包括在外部集成电路中的外部发送器在操作期间发送的第一信号;在内部接收器处测量第一信号的眼图容限;将测量的眼图容限与阈值眼图容限进行比较以获得并存储比较结果;使用包括在集成电路中的内部发送器将比较结果作为第二信号发送到包括在外部集成电路中的外部接收器;以及基于第二信号执行内部发送器和外部接收器之间的第二链路均衡操作。

    使用主机存储器缓冲器的数据存储设备及其操作方法

    公开(公告)号:CN111090388B

    公开(公告)日:2024-04-26

    申请号:CN201910977458.5

    申请日:2019-10-14

    Inventor: 金眩奭 全镇完

    Abstract: 一种数据存储设备包括非易失性存储器件、存储控制器和映射控制器。非易失性存储器件存储控制所述数据存储设备的操作的执行代码。存储控制器将来自非易失性存储器件的执行代码上载并存储至包括在外部主机设备中的主机存储器缓冲器,并从主机存储器缓冲器实时下载执行代码,以执行从主机存储器缓冲器下载的执行代码。映射控制器管理映射表,映射表包括执行代码和存储所述执行代码的主机存储器缓冲器的主机地址之间的映射关系。通过将主机存储器缓冲器用作用于控制数据存储设备的操作的执行代码的储存设备来提高访问执行代码的速度并增强数据存储设备的性能。

    存储控制器、存储装置和存储系统

    公开(公告)号:CN117420946A

    公开(公告)日:2024-01-19

    申请号:CN202310770042.2

    申请日:2023-06-27

    Abstract: 公开了存储控制器、存储装置和存储系统。所述存储控制器在PCIe链路训练和均衡的阶段3阶段,在第一时间从外部接收第一发送预设值和第一系数值,参考数据库检查第一发送预设值和第一系数值是否是最佳的,当第一发送预设值和第一系数值被确定为是最佳的时,将与第一发送预设值和第一系数值相应的信号发送到所述外部,以及当第一发送预设值和第一系数值被确定为不是最佳的时,将与来自数据库的第二发送预设值和第二系数值相应的信号发送到所述外部,其中,第二发送预设值和第二系数值与第一发送预设值和第一系数值不同并且针对PCIe链路训练和均衡的阶段3阶段是最佳的。

Patent Agency Ranking