自校正延迟电路、微处理芯片和电机控制系统

    公开(公告)号:CN116015253B

    公开(公告)日:2024-04-09

    申请号:CN202211603345.7

    申请日:2022-12-13

    IPC分类号: H03K5/00 H03K5/05

    摘要: 本申请实施例提供一种自校正延迟电路、微处理芯片和电机控制系统,涉及电路技术领域,能够简化电路结构。自校正延迟电路包括:延迟链路,延迟链路包括依次级联的多个延迟单元;第一多路选通电路和反馈单元,第一多路选通电路用于选择多个延迟单元中的一者的输出作为输出;校准模块,用于将第一多路选通电路输出的信号中的第一预设边沿与预设时钟信号中的第二预设边沿进行比较;反馈单元用于根据比较结果信号对上一次的反馈信号进行调整,并输出调整后的反馈信号;延迟选择模块,用于根据反馈单元输出的反馈信号使待处理的脉冲宽度调制信号经过多个延迟单元中的至少部分后得到延迟后的脉冲宽度调制信号。

    零待机电路和驱动芯片
    2.
    发明公开

    公开(公告)号:CN117792013A

    公开(公告)日:2024-03-29

    申请号:CN202311792711.2

    申请日:2023-12-22

    发明人: 叶东

    IPC分类号: H02M1/00 H02M1/088

    摘要: 本申请提供一种零待机电路和驱动芯片,包括电流镜电路、主开关管、第一开关电路及第二开关电路;电流镜电路与第一开关电路、第二开关电路连接,第一开关电路的控制端和第二开关电路的控制端用于接收外部输入信号,在外部输入信号的控制下控制电流镜电路的电流路径导通或断开;电流镜电路的输出端连接主开关管的控制端,主开关管的第一端连接电源端;电流镜电路在外部输入信号为第二电压时,使电源端与芯片的内部电路断开,芯片的内部电路进入休眠模式。本申请通过外部输入信号的控制及电流镜的设计,即可实现一个端口控制芯片的内部电路进入休眠模式,实现电路的零功耗,且无需额外增加端口控制。

    超声波换能器芯片、信号处理方法及汽车超声波雷达装置

    公开(公告)号:CN117055015A

    公开(公告)日:2023-11-14

    申请号:CN202310898776.9

    申请日:2023-07-20

    IPC分类号: G01S7/527 G01S15/931

    摘要: 本申请实施例提供的一种超声波换能器芯片、信号处理方法及汽车超声波雷达装置,所述芯片包括:驱动电路,用于驱动超声波换能器发射频率为f0的超声波;采样电路,用于以n*f0的频率对超声波信号进行采样,获得采样信号;数字下变频模块,用于对采样信号进行数字下变频处理,获得混频信号;低通滤波器,用于对混频信号进行低通滤波,获得滤波信号;幅值计算模块,用于根据滤波信号进行幅值计算,输出包络幅值曲线;包络处理模块,用于对包络幅值曲线进行数据提取获得最终包络曲线;阈值产生电路,用于产生包络曲线阈值;阈值比较电路,用于将最终包络曲线与包络曲线阈值进行比较输出阈值比较结果。在降低数据处理量的同时,还可以保证检测精度。

    一种基于超声波雷达的汽车开门探测系统和方法

    公开(公告)号:CN115503603B

    公开(公告)日:2023-11-07

    申请号:CN202211357959.1

    申请日:2022-11-01

    IPC分类号: B60Q9/00

    摘要: 本发明实施例提供了一种基于超声波雷达的汽车开门探测系统和方法。该方法包括:从第一传感器获取检测到的障碍物坐标;获取车速信号和角度信号,根据车速信号、角度信号和障碍物坐标预测出预停车位置;根据预停车位置与障碍物坐标生成障碍物与车门的距离;若判断出障碍物与车门的距离小于开门阈值,则提示用户对车辆进行调整;从第二传感器获取探测到的乘客位置;根据预停车位置、乘客位置与障碍物坐标生成障碍物与乘客位置所在车门的距离;若判断出障碍物与乘客位置所在车门的距离小于开门阈值,则提示用户对车辆进行调整。通过设置第一传感器和第二传感器,计算出障碍物与车门的距离,基于障碍物与车门的距离避免开门干涉的问题。

    一种基于超声波雷达的汽车开门探测系统和方法

    公开(公告)号:CN115503603A

    公开(公告)日:2022-12-23

    申请号:CN202211357959.1

    申请日:2022-11-01

    IPC分类号: B60Q9/00

    摘要: 本发明实施例提供了一种基于超声波雷达的汽车开门探测系统和方法。该方法包括:从第一传感器获取检测到的障碍物坐标;获取车速信号和角度信号,根据车速信号、角度信号和障碍物坐标预测出预停车位置;根据预停车位置与障碍物坐标生成障碍物与车门的距离;若判断出障碍物与车门的距离小于开门阈值,则提示用户对车辆进行调整;从第二传感器获取探测到的乘客位置;根据预停车位置、乘客位置与障碍物坐标生成障碍物与乘客位置所在车门的距离;若判断出障碍物与乘客位置所在车门的距离小于开门阈值,则提示用户对车辆进行调整。通过设置第一传感器和第二传感器,计算出障碍物与车门的距离,基于障碍物与车门的距离避免开门干涉的问题。

    振荡器电路、时钟信号生成电路及毫米波传感器电路

    公开(公告)号:CN115276648A

    公开(公告)日:2022-11-01

    申请号:CN202211083841.4

    申请日:2022-09-06

    发明人: 钟佳乐 陈景阔

    IPC分类号: H03L7/099 H03L7/18

    摘要: 本申请公开一种振荡器电路、时钟信号生成电路及毫米波传感器电路。所述振荡器电路,包括:依次连接并形成环路的压控振荡模块、电压转换模块、分频器模块、充放电模块和积分模块;所述压控振荡模块,接收所述积分模块输出的电压控制信号,并产生相应的频率信号;所述电压转换模块,对所述频率信号进行电压转换;所述分频器模块,对电压转换后的频率信号进行分频,得到分频时钟信号;所述充放电模块,具有电容,所述充放电模块以所述分频时钟信号为控制信号,控制所述电容进行充放电,并输出对应的电压信号;所述积分模块,接收所述电压信号,并输出所述电压控制信号。本申请方案,提高振荡器电路输出信号的频率稳定性。

    一种通信总线信号接收电路及芯片

    公开(公告)号:CN118573217A

    公开(公告)日:2024-08-30

    申请号:CN202410600245.1

    申请日:2024-05-14

    IPC分类号: H04B1/16 H04L12/40 B60R16/023

    摘要: 本发明公开一种通信总线信号接收电路及芯片,涉及通信技术领域。该通信总线信号接收电路包括快通电路、慢通电路和比较电路,快通电路连接于通信总线接收端与比较电路之间,快通电路用于将接收到的通信总线信号传输至比较电路;慢通电路连接于通信总线接收端与比较电路之间,慢通电路用于将接收到的通信总线信号进行延迟处理得到延迟信号,并将延迟信号传输至比较电路;比较电路根据通信总线信号与延迟信号的信号延迟差异识别通信总线信号的上升沿和下降沿。本发明通过设计快慢两组信号通路,并利用信号延迟的差异能够准确识别通信总线上的信号上升沿和下降沿,从而提高从机接收和解码信号的准确性。

    一种带隙基准电路及功率驱动芯片

    公开(公告)号:CN118192744A

    公开(公告)日:2024-06-14

    申请号:CN202410347471.3

    申请日:2024-03-26

    发明人: 叶东

    IPC分类号: G05F1/567

    摘要: 本申请实施例提供的一种带隙基准电路及功率驱动芯片,包括:晶体管支路,用于产生第一电流及第二电流,钳位放大模块,钳位放大模块与晶体管支路电连接;钳位放大模块,用于钳位钳位放大模块的第一输入端及第二输入端处的电压;第一电流镜支路,第一电流镜支路的第一端与钳位放大模块的第一输入端电连接,第二端与钳位放大模块的第二输入端电连接;第一电流镜支路,用于将第一电流及第二电流叠加形成第三电流;基准电压模块,与第一电流镜支路电连接;基准电压模块,用于基于第三电流生成基准电压;基准电压为零温度系数的电压;基准电流模块,与第一电流镜支路电连接;基准电流模块,用于基于第三电流生成基准电流。用以提高基准电压的稳定性。

    振荡器电路、时钟信号生成电路及毫米波传感器电路

    公开(公告)号:CN117176145A

    公开(公告)日:2023-12-05

    申请号:CN202311117022.1

    申请日:2023-08-31

    IPC分类号: H03L7/099 H03L7/18

    摘要: 本申请公开一种振荡器电路、时钟信号生成电路及毫米波传感器电路。所述振荡器电路,包括:依次连接并形成环路的压控振荡模块、电压转换模块、分频器模块、充放电模块和积分模块;所述压控振荡模块,接收所述积分模块输出的电压控制信号,并产生相应的频率信号;所述电压转换模块,对所述频率信号进行电压转换;所述分频器模块,对电压转换后的频率信号进行分频,得到分频时钟信号;所述充放电模块,具有电容,所述充放电模块以所述分频时钟信号为控制信号,控制所述电容进行充放电,并输出对应的电压信号;所述积分模块,接收所述电压信号,并输出所述电压控制信号。本申请方案,提高振荡器电路输出信号的频率稳定性。

    集成电路的DRC检查的方法、装置、电子设备及存储介质

    公开(公告)号:CN115358185A

    公开(公告)日:2022-11-18

    申请号:CN202211159423.9

    申请日:2022-09-22

    发明人: 向可强 管文超

    IPC分类号: G06F30/398

    摘要: 本申请实施例提供的一种集成电路的DRC检查的方法,所述方法包括:采用第一DRC文件对第一版图的目标子单元进行检查,获得第一检查结果;在第一检查结果中筛选出非正常报错的伪错,形成伪错集;根据伪错集对第一DRC文件进行修改,获得第二DRC文件;采用第二DRC文件对第一版图的子单元进行检查,获得第二检查结果;根据第二检查结果对第一版图的子单元进行修改,形成第二版图;采用第一DRC文件对第二版图中的顶层单元进行检查,获得第三检查结果;根据第三检查结果对第二版图中的顶层单元进行修改,形成第三版图。根据版图中子单元和顶层单元的特点,为子单元和顶层单元配置不同的DRC文件,以免对子单元进行DRC检查时产生伪错,节省人力,且提高DRC检查效率。