-
公开(公告)号:CN103198223B
公开(公告)日:2015-12-09
申请号:CN201310126195.X
申请日:2013-04-12
Applicant: 电子科技大学
IPC: G06F19/00
Abstract: 本发明提供了一种电子产品实时可靠性的预测方法基于贝叶斯方法和伪失效寿命,在更为恰当地估计先验分布中的未知参数和选择实时可靠性公式的基础上计算出当前电子产品实时可靠性。首先运用曲线拟合推出n个伪失效寿命,再选择正态分布来表示n个伪失效寿命数据的分布,接着借助时间序列样本生成法,估计出分布中的未知时变参数均值μj0及方差σj0,得到先验密度函数,然后根据现场数据xj可以更新时变参数并得到时变参数的后验密度函数的均值μcj和方差σcj2,最后利用本发明设计的实时可靠性公式计算当前电子产品的实时可靠性。通过实验验证,本发明电子产品实时可靠性的预测方法对电子产品实时可靠性的预测精度高,能准确地对电子产品的实时可靠性进行预测。
-
公开(公告)号:CN102739202B
公开(公告)日:2015-12-02
申请号:CN201210232956.5
申请日:2012-07-06
Applicant: 电子科技大学
IPC: H03K3/02
Abstract: 本发明公开了一种可级联的多通道DDS信号发生器,其选择的采样时钟通过采样时钟分配模块分n+1路,其中n路作为采样时钟分别输入n个通道中同步数模转换器,剩下的一路送入数据时钟产生模块进行分频,产生内部数据时钟,选择内部数据时钟作为数据时钟送入数据时钟分配模块,将数据时钟分为n路,分别作为数据时钟输入n个通道中同步地址发生单元、波形存储器。由于n个通道的采样时钟、数据时钟都是同一时钟分出来的,因此是严格同频同相的,n个通道同步,实现了系统内同步;在级联时,作为从设备的多通道DDS信号发生器的外部采样时钟以及外部数据时钟分别接作为主设备的多通道DDS信号发生器的内部采样时钟输出、内部数据时钟输出,这样实现了系统间同步。
-
公开(公告)号:CN104133409A
公开(公告)日:2014-11-05
申请号:CN201410387597.X
申请日:2014-08-07
Applicant: 电子科技大学
IPC: G05B19/042
Abstract: 本发明公开了一种对称性可调的三角波合成装置,控制模块根据设置的对称性参数m、三角波频率ftriangle和三角波幅度H计算得到参数N、参考时钟频率fCLK、延时τ、步长step1和step2,时钟信号产生模块产生参考时钟,脉冲前后沿触发信号产生模块根据参数N和延时τ生成脉冲前沿触发信号和脉冲后沿触发信号,脉冲信号合成模块根据脉冲前沿触发信号和脉冲后沿触发信号生成脉冲信号,三角波对称性控制模块在脉冲信号前沿到来时进行初值为0、步长为step1的累加,在脉冲信号后沿到来时进行初值为H、步长为step2的累减,三角波数字信号处理模块对三角波对称性控制模块输出的数字信号进行处理得到三角波信号。本发明在实现三角波频率调节的同时,实现对三角波对称性的快速、精确的控制。
-
公开(公告)号:CN102788891B
公开(公告)日:2014-08-13
申请号:CN201210265942.3
申请日:2012-07-30
Applicant: 电子科技大学
IPC: G01R1/28
Abstract: 本发明公开了一种复杂的波形序列发生器,在现有的波形序列发生器基础上,对波形序列模块进行了改进,在序列参数存储模块中增加了大循环起始段存储器、大循环波形段个数存储器、大循环重复次数存储器,在序列地址发生模块中增加了大循环地址累加器、大循环波形段个数计数器、大循环重复次数计数器用于对波形序列段的重复生成,实现多个波形段各自重复后组成的波形序列段的重复。同时,波形段地址发生器波形段输出的波形段地址在大循环外为累加1的方式更新,在大循环内则以基地址即大循环起始波形段的序号k0+偏移地址即大循环波形段计数器的计数值的方式更新,实现了与现有波形序列发生器的有机结合。
-
公开(公告)号:CN102226947B
公开(公告)日:2014-03-26
申请号:CN201110083135.5
申请日:2011-04-02
Applicant: 电子科技大学
IPC: G11C29/56
Abstract: 本发明公开了一种基于线性反馈移位寄存器的可控测试向量发生器包括三部分:1、由计数器和存储器组成的控制码序列产生部分;2、一个内接型线性反馈移位寄存器组成的顺序伪随机测试向量序列产生部分;3、n-1位输入或非门NOR和一个异或门XORfb构成的反馈网络部分。根据所需要产生的测试向量,得出控制码序列存储在存储器中用于控制内接型线性反馈移位寄存器的运行,使其顺序或跳变输出伪随机序列作为测试向量。本发明在内接型线性反馈移位寄存器的基础上仅增加了一个控制码存储器、计数器、n-1位输入或非门NOR和一个异或门XORfb构成的反馈网络部分以及一个控制异或门XORCTRL,硬件开销小,测试成本低。
-
公开(公告)号:CN103490749A
公开(公告)日:2014-01-01
申请号:CN201310441566.3
申请日:2013-09-25
Applicant: 电子科技大学
Abstract: 本发明公开了一种高速极窄脉冲数字合成装置,数字脉冲信号通过高速极窄脉冲数字合成装置后,产生出脉宽小于200ps的可控极窄脉冲信号。可控极窄脉冲信号宽度取决于下降沿与上升沿信号之间的相对延迟,因此通过控制可编程延迟线就实现了脉宽可调的极窄脉冲合成。这样整个装置进一步提高了最小脉宽的数字合成能力,同时具有脉宽可控能力的模块化性能。
-
公开(公告)号:CN102497210B
公开(公告)日:2013-12-11
申请号:CN201110389013.9
申请日:2011-11-30
Applicant: 电子科技大学
IPC: H03M1/10
Abstract: 本发明公开了一种具有数据同步识别功能的多ADC高速时间交替采集系统,通过增加了测试脉冲形成模块、高精度时间间隔测量单元、数据反馈控制模块以及数据顺序识别模块来测量各个ADC数据同步时钟之间的相位关系,根据测量结果来反馈控制采样数据的顺序,实现了并行时间交替采样数据顺序的实时正确拼合,为后端的采样数据的处理提供了可靠保障,有效地保证了系统的稳定运行,该技术为构架更高采样率的多ADC数据采集系统奠定了坚实的基础。
-
公开(公告)号:CN103279045A
公开(公告)日:2013-09-04
申请号:CN201310193001.8
申请日:2013-05-23
Applicant: 电子科技大学
IPC: G05B19/04
Abstract: 本发明提供了一种多路精密直流电平信号产生装置,通过一个精密直流信号发生器、一个一路输入多路输出选择开关、n个信号保持电路以及n个隔离缓冲电路,在控制模块的控制下,精密直流信号发生器循环地依次产生n个通道所需的精密直流电平信号,然后通过一路输入多路输出选择开关将产生的某个通道所需的精密直流电平信号送入对应通道的信号保持电路,再经过对应通道的隔离缓冲电路输出给各自的功能电路。这样用一个精密直流信号发生器实现多个具有不同电平值的直流电平信号输出,以降低成本,减小空间占用。
-
公开(公告)号:CN102055611B
公开(公告)日:2013-04-17
申请号:CN201010568946.X
申请日:2010-12-02
Applicant: 电子科技大学
CPC classification number: Y02D70/10
Abstract: 本发明公开了一种低功耗无线数据采集系统,包括数据处理服务器、数据采集节点以及ZigBee无线个域网。数据采集节点包括至少一传感器模块、无线收发模块;传感器模块负责采集数据,无线收发模块负责发送采集的数据;ZigBee无线个域网还包括至少一带ZigBee终端的数据汇聚节点,负责接收来自数据采集节点的采集数据,并打包为ZigBee网络数据,然后转发到ZigBee路由器节点或ZigBee协调器节点;本发明将点对点无线收发器与ZigBee无线个域网相结合,使得整个系统在最简易的情况下就达到了理想的簇树型拓扑,相对现有应用簇树型拓扑的无线网络有更低的功耗,并且省去了ZigBee协议网络层的二次开发,大大的缩短了开发的周期。
-
公开(公告)号:CN101969272B
公开(公告)日:2013-04-17
申请号:CN201010288712.X
申请日:2010-09-21
Applicant: 电子科技大学
CPC classification number: Y02E10/563
Abstract: 本发明公开了一种光伏逆变器并网电流控制装置,通过电流检测电路对并网电流进行采样,将电流波形依据其对应的相位分为M个点分别进行PI控制,其中参考值也与该时刻相位对应,PI控制的输入是电流检测电路对各个相位的电流采样值与电流参考值进行比较得到电流误差误差信号经PI控制环节产生控制量em,控制量em与合成的总控制量Em再通过脉冲宽度调制信号产生电路生成产生占空比K随合成的总控制量Em变化的脉冲宽度调制信号PWM去控制逆变桥电路中功率开关管的开关时间比,从而达到对并网电流的控制,使输出并网电流与电网电压同频同相,同时也可以控制并网电流达到期望的期望电流峰值Ipeak。
-
-
-
-
-
-
-
-
-