显示装置的驱动器电路和移位寄存器以及显示装置

    公开(公告)号:CN1471068A

    公开(公告)日:2004-01-28

    申请号:CN03138299.1

    申请日:2003-05-30

    Applicant: 夏普公司

    Inventor: 鹫尾一 林俊辅

    CPC classification number: G09G3/3688 G09G2310/0248

    Abstract: 一种用于显示装置的驱动器电路包括多个置位复位触发器和开关电路,并被安排以使从触发器输出的用于采样的时序脉冲被提供给开关电路,从而使开关电路接收时钟信号。时钟信号起到下一级触发器的置位信号的作用,并被输出为用于借助开关实施数据信号线和被连接于数据信号线的所选像素的预充电。这样,在通过使用具有小驱动能力的预充电电源借助内部预充电电路来进行信号供应线的预充电的情况下,该布置装置可提供一种用于显示装置的驱动器电路,其能防止被提供给不同信号供应线的信号的波动,同时保持移位寄存器的电路规模小。

    缓冲存储器控制器
    73.
    发明授权

    公开(公告)号:CN1109349C

    公开(公告)日:2003-05-21

    申请号:CN96123959.X

    申请日:1996-12-13

    Inventor: 朱镇太

    CPC classification number: G06F5/10 G06F12/04

    Abstract: 一种缓冲存储器控制器,包括:一取样指针读取单元,用于由存贮在缓冲存储器中的比特流检测对应于取样的累计各比特于其中的数据,由所累计数据检测作为取样开始处字位置信息的字地址;以及由一字检测作为取样开始处比特位置信息的比特地址,一字移位寄存器,用于从缓冲存储器输入对应字地址的数据,按照最大可分配字移位输入数据至特定比特,并输出最大可分配比特的数据;一个滚桶式移位器,输出最大取样比特的所述移位数据;以及一掩蔽电路。

    串行存取的存贮器装置
    76.
    发明授权

    公开(公告)号:CN1052094C

    公开(公告)日:2000-05-03

    申请号:CN94106176.0

    申请日:1994-05-21

    Inventor: 林京元

    Abstract: 本发明提供的串行存取的存储器装置,具有一第一数据端及一存储单元阵列,该存储单元阵列具有多数个地址。串行存取存储装置包括一移位寄存器、一地址解码电路。响应一地址时钟脉冲信号,移位寄存器将一存贮器串行存取操作的第一个地址值予以贮存。地址解码电路、响应一存取控制信号、第一个地址值、地址时钟脉冲信号及一时钟脉冲信号,以串行方式存取所述多数个地址内的值。

    自我调节视频FIFO的方法和装置

    公开(公告)号:CN1218569A

    公开(公告)日:1999-06-02

    申请号:CN97194630.2

    申请日:1997-03-03

    CPC classification number: G09G5/395

    Abstract: 本文介绍从/向FIFO(205)读、写显示数据(213)的方法和装置。存储器控制器(203)从存储器提取显示数据并将该显示数据写到FIFO。输出显示控制器(207)生成由FIFO接收的FIFO读信号(211),根据该FIFO读信号,显示数据项被从FIFO中顺序读出,传输到输出显示器。可编程存储器电路(237)存储一个指向FIFO中某特定显示数据项的指针值。选择该指针值以使FIFO中发生上溢(241)和下溢情况的可能性最小化。本装置具有动态地适应有不同的系统时钟(217)与视频时钟(219)频率的不同的计算机系统配置。

    串行存取的存储器装置
    78.
    发明公开

    公开(公告)号:CN1112717A

    公开(公告)日:1995-11-29

    申请号:CN94106176.0

    申请日:1994-05-21

    Inventor: 林京元

    Abstract: 本发明提供的串行存取的存储器装置,具有一第一数据端及一存储单元阵列,该存储单元阵列具有多数个地址。串行存取存储装置包括一移位寄存器、一地址解码电路。响应一地址时钟脉冲信号,移位寄存器将一存贮器串行存取操作的第一个地址值予以贮存。地址解码电路,响应一存取控制信号、第一个地址值、地址时钟脉冲信号及一时钟脉冲信号,以串行方式存取所述多数个地址内的值。

    数字先进先出存储器
    79.
    发明授权

    公开(公告)号:CN1009871B

    公开(公告)日:1990-10-03

    申请号:CN88109024

    申请日:1988-10-04

    Inventor: 弗·吉·布朗

    CPC classification number: G06F5/08 G11C19/00

    Abstract: 存储单元阵列形成的数字FIFO存储器包括n个信号通道,每个通道有m个存储单元。分别与存储单元相关的是m个由基本时钟脉冲信号及另外的信号控制的时钟脉冲驱动器。这一FIFO存储器可使以输入数据率到达输入数据流以下述方式通过FIFO存储器即输出数据流以瞬时不同于输入数据率的输出数据率出现在输出端。可是,对于时间平均值来说,两个数据率却相等。

    高电荷密度的产生和控制
    80.
    发明公开

    公开(公告)号:CN1034092A

    公开(公告)日:1989-07-19

    申请号:CN88103409

    申请日:1988-05-31

    CPC classification number: B82Y10/00 H01J3/00

    Abstract: 公开了在电气放电的过程产生的高电荷密度的自容实体,以及用各种方法隔离、选择和控制高电荷密度的实体的设备,应用这类设备就可以例如转换该实体所遵循的路径或有选择地改变路径的长度,从而广泛地控制该实体。还公开了另一些控制和利用这些实体的器件,包括它们与摄象机的配用和在示波器中的应用,以及在产生射频辐射中的应用。此外还公开了一种靠这些强电荷实体控制的平板显示器,甚至有关它们产生电子来撞击荧光屏的问题。

Patent Agency Ranking