-
公开(公告)号:CN114556120A
公开(公告)日:2022-05-27
申请号:CN201980101456.8
申请日:2019-10-18
申请人: 米尼码处理器公司
IPC分类号: G01R31/317 , G06F1/08 , G06F1/32 , H03K19/00 , H03K19/007 , G06F9/50 , G06F11/07
摘要: 微电子电路中的处理路径的激励是通过向决策软件(104)提供一条或多条输入信息(101,102,103)并执行决策软件(104)以决定微电子电路的所述处理路径中的一者或多者是否将用测试信号(112)激励来组织的。决定将用所述测试信号激励所述处理路径导致继续进行来用所述测试信号激励所述处理路径中的所述一者或多者,并监测在所述一个或多个所激励的处理路径上是否发生定时事件。定时事件是在所激励的处理路径上的相应寄存器电路的输入处的数字值的变化,该变化发生在由所述相应寄存器电路的触发信号所定义的允许时间限制之后。
-
公开(公告)号:CN114489235A
公开(公告)日:2022-05-13
申请号:CN202210052416.2
申请日:2022-01-18
申请人: 上海天数智芯半导体有限公司
摘要: 本发明公开一种用于异常温度处理的芯片频率动态调节方法及系统,提出一种异常温度处理的硬件方案,硬件系统主要包括若干温度传感器、温度传感控制器、Alert温度比较器、Prochot温度比较器和带有状态机的PLL控制器。发生温度异常时无需上层软件干预,也无需底层固件干预,不等中断、不停任务即可进行快速响应,降温迅速;通过预设两级权重,在保证有效降温的前提下,控制灵活,尽量减少对芯片性能的影响;通过两级降频可以有效防止芯片电压的正向过冲,两级升频也可以有效防止电压的负向过冲。
-
公开(公告)号:CN114461008A
公开(公告)日:2022-05-10
申请号:CN202111570669.0
申请日:2021-12-21
申请人: 天津光电通信技术有限公司
摘要: 本发明公开了一种多路可调同源时钟的实现方法。该方法采用时钟管理芯片,使用ClockBuilder Pro配置软件对时钟管理芯片进行配置,设置好输出频率,并生成.h文件;使用MCU控制芯片将生成的.h配置文件通过I2C通信协议配置时钟管理芯片寄存器,控制时钟管理芯片输出所需要的时钟频率;再经过时钟BUFFER芯片,得到需求的多路同源差分时钟。使用I2C通信协议控制SI5347A‑B‑GM芯片,绝大多数MCU控制芯片都支持I2C通信,实际应用范围广泛。与现有技术相比,最大实现了128路同源时钟,并且输出频率灵活可变。
-
公开(公告)号:CN114450652A
公开(公告)日:2022-05-06
申请号:CN202080065101.0
申请日:2020-06-18
申请人: 微软技术许可有限责任公司
IPC分类号: G06F1/324 , G06F1/08 , G06F1/3206
摘要: 本文讨论了用于集成电路器件的时钟控制布置。在一个示例中,一种操作集成电路器件的方法包括监视针对集成电路的处理核的待决操作的指示;以及至少基于待决操作的指示的一部分来确定该处理核的所预测的工作负载变化。该方法还包括至少基于所预测的工作负载变化来更改提供给该处理核的时钟信号的时钟频率。
-
公开(公告)号:CN109445515B
公开(公告)日:2022-04-19
申请号:CN201811415901.1
申请日:2014-12-19
申请人: 美国亚德诺半导体公司
发明人: S·M·比茨酷
摘要: 提供多相振荡器的装置和方法。在某些实施方式中,振荡器系统包括相位和频率锁定的第一多相振荡器和第二多相振荡器。另外,第一和第二多相振荡器锁相以相移量进行相位锁定,该相移提供相对较宽角距离的协同定位的时钟信号相位,其可由振荡器的放大电路使用。第一和/或第二多相振荡器包括使用由所述第一多相振荡器产生的至少一个时钟信号相位,并使用由所述第二多相振荡器产生的至少一个时钟信号相位进行操作的一个或多个放大电路。
-
公开(公告)号:CN114253346A
公开(公告)日:2022-03-29
申请号:CN202111499224.8
申请日:2021-12-09
申请人: 杭州长川科技股份有限公司
发明人: 王俊
摘要: 本发明提供了一种时序信号发生器及其校准系统和方法,涉及通信的技术领域,时序信号发生器包括配置单元、组合逻辑单元和多个可编程时间延迟单元;配置单元接收每个可编程时间延迟单元的目标延迟时间,并基于目标延迟时间配置每个可编程时间延迟单元;每个可编程时间延迟单元接收边沿信号,并基于相应的目标延迟时间对边沿信号进行延迟输出,得到目标边沿信号;组合逻辑单元将多个目标边沿信号按照预设组合逻辑进行组合,得到目标时序信号。利用本发明提供的时序信号发生器能够在不改变系统时钟频率的情况下,灵活设置输出信号的波形以及频率,进而有效缓解了现有技术中的时序信号产生方法存在的无法满足时间刻度单位的分辨率提升需求的技术问题。
-
-
公开(公告)号:CN109426299B
公开(公告)日:2021-12-03
申请号:CN201810178923.4
申请日:2018-03-05
申请人: 原相科技股份有限公司
摘要: 本发明公开了一种能够根据主控与辅助装置之间通过特定总线的通信来调整时钟信号的传感器装置包括有第一振荡器电路与处理电路,第一振荡器电路用来产生第一时钟信号,以及处理电路用来根据所述主控以及所述辅助装置之间的所述通信来调校所述第一时钟信号的时钟频率。对于执行于主控的软件算法而言,不需要同步两个装置的数据或者只需要很少的时间就可以同步两个装置的数据,再者,对于用户来说,多个传感器的数据均已经被同步或在时间轴上被对齐,所以设计执行于主控上的软件算法会变得更加容易。
-
公开(公告)号:CN113721702A
公开(公告)日:2021-11-30
申请号:CN202111037720.1
申请日:2021-09-06
申请人: 合肥松豪电子科技有限公司
IPC分类号: G06F1/08
摘要: 本发明公开了一种应用于外挂式触控芯片的时钟补偿方法,将外挂式触控芯片的信号输入引脚连接显示芯片的信号输出端;外挂式触控芯片通过引脚接收显示芯片送出的VSYNC信号;一个VSYNC信号周期内的RC时钟频率是一定的,如果RC时钟频率发生改变则代表时钟发生了偏移;根据RC时钟发生的偏移来计算RC时钟的trim值,并改变RC时钟的频率。本发明使用VSYNC信号完成RC时钟的校准,VSYNC信号不受温度的影响,不需要外部的device,在面积和功耗上都有一定的优化。
-
公开(公告)号:CN113672030A
公开(公告)日:2021-11-19
申请号:CN202110760517.0
申请日:2021-07-06
申请人: 平头哥(杭州)半导体有限公司
摘要: 本公开提供了一种数据传输速率发生器和相关装置。该数据传输速率发生器,包括:第一降频器,用于接收时钟信号,并按照第一降频系数将时钟信号降频为中间时钟信号;第二降频器,用于将中间时钟信号按照第二降频系数降频为调整后传输速率信号;第一寄存器,用于存储第一降频系数,第一降频系数根据目标单比特占有周期数和第一参数的比确定;第二寄存器,用于存储第二降频系数,第二降频系数根据目标单比特占有周期数和第一降频系数的比确定。本公开优化了时钟信号的降频过程,从而在不修改时钟信号频率的基础上借助时钟信号的低功耗降频实现了传输速率的匹配。
-
-
-
-
-
-
-
-
-