-
公开(公告)号:CN105978531A
公开(公告)日:2016-09-28
申请号:CN201610298226.3
申请日:2016-05-09
Applicant: 复旦大学
IPC: H03H11/20
CPC classification number: H03H11/20
Abstract: 本发明属于宽带相控技术领域,具体为一种基于负群延时补偿的实时延时移相器电路。本发明实时延时移相器电路为差分结构,由两个差分放大器和一个可调谐负群延时单元组成。负群延时补偿的原理,是利用具有负群延时特征的电路,将其与常规的具有正群延时特征的电路级联,从而互相抵消,在一定频率范围内获得总体的平坦群延时特征。通过调整负群延时补偿的强度,可以改变群延时的值,从而实现对实时延时状态的控制。与传统的开关式实时延时移相器相比,这种电路为有源差分电路,在信号波长较长的情形下可以有效减小电路尺寸,并且可以降低损耗,具有较强的实用价值。
-
公开(公告)号:CN103684428B
公开(公告)日:2016-09-07
申请号:CN201210331349.4
申请日:2012-09-08
Applicant: 复旦大学
Abstract: 本发明属于微电子及集成电路技术领域,具体涉及一种用于全数字锁相环的动态器件匹配的方法,尤其是一种应用在全数字锁相环中的,改善锁相环输出频谱的动态器件匹配的方法。本方法通过包括:分频倍数可变时钟分频器,伪随机码发生器,二进制‑温度计码转换电路和桶形移位器阵列的电路对数字控制振荡器中控制字进行码值转换,并随机移位,降低电容不匹配对数字控制振荡器输出频谱的影响;本发明的方法尤其适用于全数字锁相环的电路设计,在数字控制振荡器模块的设计和制造的过程中,具有重要的实用价值。
-
-
公开(公告)号:CN104660254A
公开(公告)日:2015-05-27
申请号:CN201510049431.1
申请日:2015-01-31
Applicant: 复旦大学
IPC: H03L7/18
Abstract: 本发明属于集成电路建模技术领域,具体为一种调频连续波数字频率综合器的时域模型和s域模型。本发明针对调频连续波频率综合器的自身特点,提出基于频率的建模方案,同时提出针对频率数字转换器进行建模的方案,即采用模拟积分器、理想采样器、零阶保持器、量化器和差分器的组合对频率数字转换器进行建模,极大提高了模型的预测精度;推导出归一化增益模块表达式,使得模型在进行频率误差和相位噪声预测时,只需要知道时间数字转换器精度、环路带宽和晶振频率即可,从而可以用很少的参数便可完成精确的预测。本发明可以准确地预测调频连续波的频率误差和点频的相位噪声。
-
公开(公告)号:CN104639159A
公开(公告)日:2015-05-20
申请号:CN201510049433.0
申请日:2015-01-31
Applicant: 复旦大学
IPC: H03L7/08
Abstract: 本发明属于频率数字综合器技术领域,具体为一种超低功耗且无亚稳态的频率数字转换器。其结构包括:采用“REF上升沿预测”技术的时间数字转换器及其归一化模块、采用门控时钟的同步器、高速计数器、采样和校准模块,以及差分器;本发明利用“门控时钟”技术降低同步器的功耗,利用“参考时钟上升沿预测”技术降低时间数字转换器的功耗;并提出防止时间数字转换器亚稳态和同步器亚稳态原则,提出超低功耗同步器“校准算法”,从而得到超低功耗且无亚稳态的频率数字转换器。
-
公开(公告)号:CN102694031B
公开(公告)日:2015-05-13
申请号:CN201210181417.3
申请日:2012-06-05
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种可提高数控振荡器频率分辨率的变容管。数控振荡器输出的离散频点会引入额外的量化噪声,为了保证该量化噪声不会显著影响系统性能,数控振荡器需要很精细的频率分辨率。通过将单个P型金属氧化物半导体场效应晶体管的源端和体端都连接到电源,或者将单个N型金属氧化物半导体场效应晶体管的源端和体端都连接到地电平,来构成一种精细调谐的变容管,控制电压连接到漏端,输出电容在栅端得到。上述变容管可以提高数控振荡器的频率分辨率,从而降低数控振荡器引入的量化噪声。
-
公开(公告)号:CN104579235A
公开(公告)日:2015-04-29
申请号:CN201510029714.X
申请日:2015-01-21
Applicant: 复旦大学
IPC: H03H11/02
Abstract: 本发明属于滤波器技术领域,具体为一种低功耗跨导电容(Gm-C)双二次结构滤波器。本发明基于共模反馈原理,在一个双二次结构中采用两种不同的伪差分OTA结构,利用OTA自身的直流增益形成两个共模反馈环路,使得电路内部的各个节点的直流电平稳定在理想的值。本发明设计的双二次结构中消耗功耗的电路只包括基本的OTA放大电路及两个差分放大器,且差分放大器的功耗可以做的很低,因此整个双二次结构的电路的功耗基本由每个OTA的跨导放大电路决定,而且在降低功耗的同时不会影响滤波器的性能。然而,采用伪差分结构的常规设计方法需要额外的电路消耗来实现共模电平的稳定,不利于低功耗应用。
-
-
公开(公告)号:CN102355258B
公开(公告)日:2013-10-16
申请号:CN201110220636.3
申请日:2011-08-03
Applicant: 复旦大学
Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种基于注入锁定倍频器的低相噪正交压控振荡器,可应用于无线接收机集成电路中。该正交压控振荡器由两个工作在基频f0的压控振荡器,两对耦合管和一个工作在两倍频2f0的压控振荡器构成。其中耦合管和工作频率为2f0的压控振荡器一起组成了注入锁定倍频器。本发明中,相位噪声是由工作频率为f0的差分压控振荡器决定的,相位误差是由注入锁定倍频器决定的。同传统的正交压控振荡器不同,该正交压控振荡器中不存在相位噪声和相位误差的折衷关系,可以在保证高相位精度的前提下实现低相位噪声。
-
公开(公告)号:CN103312315A
公开(公告)日:2013-09-18
申请号:CN201310220743.5
申请日:2013-06-05
Applicant: 复旦大学
IPC: H03K21/08
Abstract: 本发明属于集成电路技术领域,具体为一种计数器同步电路输出端毛刺的消除方法和电路。该电路包含两级不同结构的毛刺消除电路,两级电路直接串联,首先第一级电路在电路复位结束后立即开始工作,通过对同步电路输出每周期累加值进行检测,判断是否出现大幅毛刺,并对出现大幅毛刺的情况进行毛刺消除,之后始终保持工作状态。第二级电路在锁相环锁定之后开始工作,通过对第一级毛刺消除电路输出每周期累加值与频率控制字整数部分fcw_int的差距进行检测,判断是否出现毛刺,并对任何毛刺进行消除,之后始终保持工作状态。该毛刺消除电路不仅消除了毛刺对环路锁定的影响,同时对于其他需要使用计数器同步电路输出的电路可以提供正确的输入。
-
-
-
-
-
-
-
-
-