-
公开(公告)号:CN108337017B
公开(公告)日:2021-06-01
申请号:CN201711475990.4
申请日:2017-12-29
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC分类号: H04B3/46 , H04B3/56 , H04B17/00 , H04B17/391 , H04L12/24
摘要: 本发明公开了一种拓扑结构灵活变换的电力线载波通信测试组网,其用于检测电力线载波通信设备的通信功能。该电力线载波通信测试组网包括工控机单元、交换机和串口服务器单元、信号噪声注入单元、程控阻抗变换单元以及测试组网拓扑结构单元。工控机单元对各程控设备进行参数配置并统计分析测试数据。交换机与串口服务器单元建立所述测试组网中各程控设备与工控机的连接。信号噪声注入单元模拟实际应用场景中的噪声干扰并对其进行频谱监测。程控阻抗变换单元模拟实际应用场景的阻抗特性。测试组网拓扑结构单元模拟实际应用场景的拓扑结构。该电力线载波通信测试组网可以实现拓扑结构灵活变换并且通信信道更加稳定,测试结果更贴近实际。
-
公开(公告)号:CN112491405A
公开(公告)日:2021-03-12
申请号:CN202011166014.2
申请日:2020-10-27
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC分类号: H03K17/04
摘要: 本发明涉及集成电路技术领域,提供一种用于芯片的基于基准源的加速启动电路,包括:启动电路、偏置电流产生电路、基准电压产生电路,还包括加速启动电路;所述加速启动电路设于偏置电流产生电路与基准电压产生电路之间,用于将偏置电流产生电路的上电过程与基准电压产生电路的上电过程相隔离,在偏置电流产生电路上电完成后开启基准电压产生电路的上电过程,以阻断在上电过程中偏置电流产生电路与基准电压产生电路之间的相互干扰。本发明一方面减小电路中参与充电的节点数,避免芯片中整体电路参与启动过程而拖慢启动时间;另一方面阻断上电过程中的过冲对基准电压产生电路的影响,极大的加速了芯片中整体电路的启动速度。
-
公开(公告)号:CN112486242A
公开(公告)日:2021-03-12
申请号:CN202011230892.6
申请日:2020-11-06
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC分类号: G05F3/26
摘要: 本发明涉及集成电路技术领域,提供一种基于基准源的电流温度系数控制电路,包括:零温度系数电压生成模块,用于生成零温度系数电压;可调温度系数电流生成模块,包括第三电阻R3、第七PMOS管MP7以及第六PMOS管MP6,用于在所述零温度系数电压稳定的情况下,通过所述第七PMOS管MP7的正温度系数电流与所述第六PMOS管MP6的负温度系数电流之和,得到可调温度系数的参考电流,所述参考电流的可调温度系数通过调节施加有负温度系数电流的所述第三电阻R3的阻值得到。本发明实施例在保证基准源中零温度系数电压特性稳定的前提下,实现基准源中电流温度系数的调节。
-
公开(公告)号:CN112311395A
公开(公告)日:2021-02-02
申请号:CN202011287801.2
申请日:2020-11-17
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网上海市电力公司 , 国家电网有限公司
IPC分类号: H03M1/10
摘要: 本发明实施例提供一种电荷型SAR ADC的校准方法,属于芯片设计领域。所述电荷型SAR ADC包括:分段的DAC阵列、以及比较器,其中所述分段的DAC阵列包括MSB电容阵列和LSB电容阵列,所述MSB电容阵列和所述LSB电容阵列之间通过比例电容连接,所述方法包括:触发所述比较器执行一次信号采样和一次状态转换后,获取所述比较器的输出;以及根据所述比较器的输出来调整校准电容的大小以执行校准,其中所述校准电容与所述比例电容并列、或者所述校准电容并联于所述LSB电容阵列中。其能够实现电荷型SAR ADC的自动校准。
-
公开(公告)号:CN112182998A
公开(公告)日:2021-01-05
申请号:CN202010743200.1
申请日:2020-07-29
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC分类号: G06F30/32 , G06F115/06 , G06F115/08
摘要: 本发明公开了一种面向对象的芯片级端口互连电路及其端口互连方法,其中,面向对象的芯片级端口互连电路包括:PAD模块,PAD模块用于实现芯片与外部电路的连接;CORE模块,CORE模块包括PINMUX单元、IOCTRL控制单元、CPU单元和多个IP核,其中,PINMUX单元分别与PAD模块和多个IP核连接,CPU单元用于对IOCTRL控制单元进行配置,以使IOCTRL控制单元通过PINMUX单元对PAD模块与各IP核的连接通路进行控制。该芯片级端口互连电路可快速、高质量地完成芯片研发过程中各类IP核端口之间的互连需求。
-
公开(公告)号:CN110430156A
公开(公告)日:2019-11-08
申请号:CN201910748061.9
申请日:2019-08-14
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江西省电力有限公司 , 国家电网有限公司
IPC分类号: H04L27/26
摘要: 本发明公开了一种突发OFDM数据传输的帧同步方法及系统,该方法包括:接收机接收空口数据、下变频并滤波到基带采样数据,其中所述基带采样数据的帧同步头中包括啁啾信号以及时域恒模信号。其中所述啁啾信号中包括上啁啾信号和下啁啾信号;所述接收机对所述啁啾信号进行同步搜索;所述接收机对所述时域恒模信号进行同步搜索。本发明的突发OFDM数据传输的帧同步方法及系统,无需设置更多的同步头数据,无需增加硬件成本,即可以满足信噪比低于0dB或宽信噪比工作范围的接收机的同步捕获概率要求以及定时精度要求。
-
公开(公告)号:CN108365003A
公开(公告)日:2018-08-03
申请号:CN201810008248.0
申请日:2018-01-04
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC分类号: H01L29/423 , H01L29/06 , H01L29/08 , H01L29/78
摘要: 本发明公开了一种高速SPI接口安全芯片的版图结构,包括:第1版图区、第2版图区、第3版图区、第4版图区、第5版图区、第6版图区、第7版图区、第8版图区和第9版图区,其中,第1版图区与第2-9版图区相连;第2版图区与第1、4以及5版图区相连;第3版图区与第1和4版图区相连;第4版图区与1-3版图区及第5-9版图区相连;第5版图区与第1、2、4和8版图区相连;第6版图区与第1和5版图区相连;第7版图区与第1和4版图区相连;第8版图区与第1和4版图区相连;以及第9版图区与第1和4版图区相连,第9版图区覆盖安全芯片上的除第5版图区之外的所有区域。本发明的版图结构布局固定、合理,提高了安全芯片的速度、安全性及可靠性。
-
公开(公告)号:CN112182998B
公开(公告)日:2024-08-30
申请号:CN202010743200.1
申请日:2020-07-29
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC分类号: G06F30/32 , G06F115/06 , G06F115/08
摘要: 本发明公开了一种面向对象的芯片级端口互连电路及其端口互连方法,其中,面向对象的芯片级端口互连电路包括:PAD模块,PAD模块用于实现芯片与外部电路的连接;CORE模块,CORE模块包括PINMUX单元、IOCTRL控制单元、CPU单元和多个IP核,其中,PINMUX单元分别与PAD模块和多个IP核连接,CPU单元用于对IOCTRL控制单元进行配置,以使IOCTRL控制单元通过PINMUX单元对PAD模块与各IP核的连接通路进行控制。该芯片级端口互连电路可快速、高质量地完成芯片研发过程中各类IP核端口之间的互连需求。
-
公开(公告)号:CN113791892B
公开(公告)日:2024-03-26
申请号:CN202110875046.8
申请日:2021-07-30
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江西省电力有限公司 , 国家电网有限公司
摘要: 本发明属于芯片设计领域,提供一种数据通路仲裁方法、数据通路仲裁装置及芯片。所述数据通路仲裁方法包括:根据申请者的请求时刻对申请者的请求进行第一级仲裁,获得第一级仲裁的结果数据;根据预设规则对第一级仲裁的结果数据进行第二级仲裁。本发明根据申请者的请求时刻进行第一级仲裁,再根据预设规则进行第二级仲裁,可通过预设规则引入针对具体应用场景的其它仲裁因素,能够满足不同应用场景的需求。
-
公开(公告)号:CN117632411A
公开(公告)日:2024-03-01
申请号:CN202311513955.2
申请日:2023-11-14
申请人: 北京智芯微电子科技有限公司 , 国网山西省电力公司信息通信分公司 , 国家电网有限公司
IPC分类号: G06F9/48
摘要: 本发明实施例提供一种中断处理程序的处理方法、中断控制方法及处理器,属于芯片领域。所述方法包括:生成第一指令和第二指令,其中所述第一指令被配置为指示是否进行硬件自动保存中断上下文,且所述第二指令被配置为指示是否进行硬件自动恢复中断上下文;以及将所述第一指令放置在指定中断处理程序的入口处,且将所述第二指令放置在所述指定中断处理程序的结尾处。本发明实施例改进了默认中断处理程序,能够使普通向量中断的处理过程和例如任务切换中断的处理过程分开。
-
-
-
-
-
-
-
-
-