相变存储器芯片版图结构
    71.
    发明授权

    公开(公告)号:CN101800237B

    公开(公告)日:2012-02-15

    申请号:CN201010107872.X

    申请日:2010-02-09

    Abstract: 本发明揭示了一种相变存储器芯片版图结构,所述相变存储器芯片版图包括第一版图区、第二版图区、第三版图区、第四版图区、第五版图区和第六版图区;第一版图区、第二版图区、第三版图区和第四版图区位于相变存储器芯片版图的中央;第一版图区与第二版图区相连,第二版图区与第三版图区相连,第二版图区与第四版图区相连,第三版图区与第四版图区相连;第五版图区覆盖版图中央、除第一版图区、第二版图区、第三版图区和第四版图区外的其他空白区域;第六版图区均匀分布在相变存储器芯片版图的四周和四角。本发明提出的相变存储器芯片版图结构,芯片版图布局合理,有效减小了压控振荡器噪声以及数字电路的噪声对模拟电路和存储阵列的干扰。

    能抑制位线间漏电流的相变存储器电路结构

    公开(公告)号:CN101968973A

    公开(公告)日:2011-02-09

    申请号:CN201010289979.0

    申请日:2010-09-21

    Abstract: 本发明提供一种能抑制位线间漏电流的相变存储器电路结构,其包括:多条字线和多条位线;由多个各自连接在一条位线和一条字线上的相变存储单元形成的存储阵列,其中,每一相变存储单元包括:由相变材料形成且一端连接相应位线的相变电阻以及连接在所述相变电阻另一端和相应字线之间的选通管;以及多个控制单元,各控制单元的输入端分别连接一条位线,各输出端分别连接在相应位线上的各相变存储单元的相变电阻和选通管的公共连接点,分别用于拉低相应位线上未被选中的相变存储单元的相变电阻和选通管的公共连接点的电位,从而避免漏电流流经未被选中的相变存储单元的相变电阻,如此抑制位线间的漏电流,有效提高存储器的可靠性。

    高效电荷泵及其工作方法
    73.
    发明公开

    公开(公告)号:CN101951144A

    公开(公告)日:2011-01-19

    申请号:CN201010225592.9

    申请日:2010-07-13

    Abstract: 本发明提供一种高效电荷泵及其工作方法,包括:用于产生非交叠第一时钟信号和第二时钟信号的时钟发生器;电荷转移电容;包括分别连接在所述电荷转移电容的上极板和下极板的第一受控开关和第二受控开关的充电电路;包括分别连接在所述电荷转移电容上极板和下极板的第三受控开关和第四受控开关、及稳压电容的电荷转移电路;用于产生参考电压的参考电压发生电路;以及输入端分别连接在所述参考电压发生电路的输出端和所述电荷转移电容的下极板的比较电路,其在电荷转移电容每次将电荷转移至电荷泵输出端时,都将电荷转移电容的下极板的电压限定在特定的电压,而非其能够达到的电压,由此,可增加电荷泵电路的转换效率。

    相变存储器的数据读出方法及读出电路

    公开(公告)号:CN101916590A

    公开(公告)日:2010-12-15

    申请号:CN201010258113.3

    申请日:2010-08-19

    Abstract: 本发明提供一种相变存储器的数据读出方法及读出电路,当读数据电路在读取相变存储器的一条位线上被选择出的相变存储单元所存储的数据的同时,预充电电路对所述相变存储器的各待读取相变存储单元各自所在的位线中的至少一条进行预充电操作,由此可解决相变存储器在读出时由于位线寄生电容大而无法快速读出的问题,有效提高数据的读出速度。

    一种获得相变存储器相变电阻晶化率的方法

    公开(公告)号:CN101777388A

    公开(公告)日:2010-07-14

    申请号:CN201010022600.X

    申请日:2010-01-08

    Abstract: 本发明公开了一种获得相变存储器相变电阻晶化率的方法,该方法为利用不同的电压对相变存储器进行Reset操作,然后进行Set操作,测得Reset操作的电压-电阻曲线,Set操作的电压-电流曲线,和Set态的电流-电压曲线,并根据相变存储器的电阻-电压-电流关系方程最终获得晶化率的值。本发明在相变电阻被电流或电压加热发生相变时,其相变区电阻晶化率进行计算,并通过对相变区电阻晶化率的计算确定加热电流或电压与加热时间的关系;本发明还可以为相变过程中阻值的变化提供理论指导,同时为多值存储的研究提供了一种解决方案。

    一种差分相变存储单元结构、相变存储器及驱动方法

    公开(公告)号:CN113948136B

    公开(公告)日:2025-05-09

    申请号:CN202111191017.6

    申请日:2021-10-13

    Abstract: 本发明涉及一种差分相变存储单元结构、相变存储器及驱动方法。其中,差分相变存储单元结构的第一选通器件的栅端、第二选通器件的栅端和第三选通器件的栅端连接在一起作为差分相变存储单元结构的字线,第一选通器件的源端和第二选通器件的源端均接地,第三选通器件的漏极或源极、第一选通器件的漏极、以及第一相变电阻的第一端连接在一起,第三选通器件的源极或漏极、第二选通器件的漏极以及第二相变电阻的第一端连接在一起;第一相变电阻的第二端连接第一位线,第二相变电阻的第二端连接第二位线。本发明可以在无需外加参考电阻的条件下以较小的阵列面积实现高速驱动的存储器性能。

    一种用于电源管理芯片的软启动及漏电防护电路

    公开(公告)号:CN114024434B

    公开(公告)日:2024-07-23

    申请号:CN202111190984.0

    申请日:2021-10-13

    Abstract: 本发明涉及一种用于电源管理芯片的软启动及漏电防护电路,包括:功率管,其源极和漏极到阱区之间分别寄生了第一二极管和第二二极管,其源极或漏极作为输入节点,漏极或源极作为输出节点;第一开关管,其衬底与功率管的衬底相连,源极或漏极与输入节点相连,漏极或源极与功率管的衬底相连;第二开关管,其衬底与功率管的衬底相连,源极或漏极与输出节点相连,漏极或源极与功率管的衬底相连;通过电压比较电路、低电压检测锁定输出电路、软启动电路、衬底控制电路和栅极驱动电路相互配合控制功率管的状态实现软启动和漏电防护。

    一种提高电阻一致性的低功耗相变存储器写驱动电路

    公开(公告)号:CN112614525B

    公开(公告)日:2023-12-29

    申请号:CN202011486054.5

    申请日:2020-12-16

    Abstract: 本发明涉及一种提高电阻一致性的低功耗相变存储器写驱动电路,其中,基准产生电路产生基准电压或电流提供给电流镜隔离电路;振荡器产生时钟信号用于时序电路;写信号处理电路判断写使能信号与时钟信号的关系,直接或延时后提供使能信号给脉冲控制电路;电流镜隔离电路在电流镜开关电路控制下给电流源电路提供偏置;脉冲控制电路用来控制电流源电路产生的电流脉冲幅度、电流脉冲持续时间、电流脉冲阶梯数和阶梯时间的控制;电流源电路根据电流镜隔离电路提供的偏置和脉冲控制电路产生的控制信号产生相应的写电流脉冲。本发明可以优化存储器上电后第一次写电流脉冲波形,并尽可能减少功耗。

    非易失存储器灵敏放大器及相变存储器

    公开(公告)号:CN110164497B

    公开(公告)日:2023-12-29

    申请号:CN201910561379.6

    申请日:2019-06-26

    Abstract: 本发明提供一种非易失存储器灵敏放大器及相变存储器,包括:控制模块,产生第一控制信号及第二控制信号;低功耗模块,在外部使能信号失效时关闭比较模块;第一读取电压模块,在外部使能信号起效时读取被选中存储单元的读取电流并转化为第一读取电压;比较模块,接收第一读参考电压,在外部使能信号起效时将第一读取电压与第一读参考电压比较进而得到读出电压信号;低功耗匹配模块连接寄生匹配模块,用于对低功耗模块进行电压匹配,抵消比较模块中晶体管栅极的寄生效应。本发明的低功耗匹配模块拓扑结构、尺寸都与低功耗模块相同,寄生匹配模块中晶体管源、漏电压与比较模块中相同,因此对寄生电容的充电时间也相同,提高了读取速度。

Patent Agency Ranking