一种信号解调电路
    71.
    发明授权

    公开(公告)号:CN110138341B

    公开(公告)日:2023-11-14

    申请号:CN201810104569.0

    申请日:2018-02-02

    Abstract: 一种信号解调电路,包含:积分器模块,其输入端输入调制信号,用于对输入信号进行积分;数据采集模块,其输入端连接积分器模块的输出端,用于对积分器模块的输出进行数据采集并输出有用信号;所述的积分器模块具有清零信号,在积分周期开始时,清零信号将积分器模块清零,在积分周期结束时,数据采集模块对积分器模块的输出进行数据采集。本发明能够通过简单的电路结构,利用极少的硬件资源,有效地将有用信号从含有载波信号的调制信号中提取出来,当需要转换为数字信号进行处理分析时,对所需数模转换器的转换速度和精度的要求较低。

    攻击椭圆曲线签名算法的方法、装置、设备及存储介质

    公开(公告)号:CN114465728B

    公开(公告)日:2023-05-16

    申请号:CN202011251402.0

    申请日:2020-11-09

    Abstract: 本发明实施例提供一种攻击椭圆曲线签名算法的方法、装置、设备及存储介质,该方法包括:获取基于椭圆曲线签名算法而进行多次签名的多个签名参量,多次签名中的每一个签名分别对应一个签名参量;获取与椭圆曲线签名算法的临时密钥中第一个非零比特位之前有N个零比特位相关的阈值,其中,N为整数;将多次签名中的至少一部分签名对应的每一个签名参量分别与阈值进行比较而获得其中的有效签名、进而获得有效签名的集合;基于LLL算法对集合进行格破解而获得集合中至少一个有效签名对应的特定临时密钥;基于特定临时密钥获得椭圆曲线签名算法的私钥。这不仅可以便捷地获得私钥,还增加了攻击椭圆曲线签名算法的可行性。

    逻辑加密卡及其认证方法、计算机可读存储介质

    公开(公告)号:CN113395156B

    公开(公告)日:2023-02-03

    申请号:CN202010176167.9

    申请日:2020-03-13

    Abstract: 一种逻辑加密卡及其认证方法、计算机可读存储介质。所述方法包括:当所述逻辑加密卡接收到读卡器发送的非首次认证指令时,获取对应的第一固定数据,替代所述逻辑加密卡产生的第一随机数,并加密发送至所述读卡器;所述非首次认证指令中包含待认证扇区的标识;接收所述读卡器发送的第一响应数据,所述第一响应数据与所述第一固定数据相关;基于所述第一响应数据,得到第一认证结果。采用上述方案,可以提高逻辑加密卡的安全性。

    感测灵敏度测试装置及方法、电容感测设备

    公开(公告)号:CN115493626A

    公开(公告)日:2022-12-20

    申请号:CN202110679515.9

    申请日:2021-06-18

    Abstract: 一种感测灵敏度测试装置及方法、电容式感测设备,所述装置包括:感测灵敏度电容阵列、以及耦合于待测试的感测通道和所述感测灵敏度电容阵列之间的感测传感器通道选择开关组;所述感测传感器通道选择开关组用于选择所述待测试的感测通道;所述感测灵敏度电容阵列包括一个或多个灵敏度电容和电容选择开关组,所述电容选择开关组用于控制接入到所述感测通道的灵敏度电容大小。利用本发明,可以对感测灵敏度测试实现更加灵活、精细的灵敏度测试。

    攻击椭圆曲线签名算法的方法、装置、设备及存储介质

    公开(公告)号:CN114465728A

    公开(公告)日:2022-05-10

    申请号:CN202011251402.0

    申请日:2020-11-09

    Abstract: 本发明实施例提供一种攻击椭圆曲线签名算法的方法、装置、设备及存储介质,该方法包括:获取基于椭圆曲线签名算法而进行多次签名的多个签名参量,多次签名中的每一个签名分别对应一个签名参量;获取与椭圆曲线签名算法的临时密钥中第一个非零比特位之前有N个零比特位相关的阈值,其中,N为整数;将多次签名中的至少一部分签名对应的每一个签名参量分别与阈值进行比较而获得其中的有效签名、进而获得有效签名的集合;基于LLL算法对集合进行格破解而获得集合中至少一个有效签名对应的特定临时密钥;基于特定临时密钥获得椭圆曲线签名算法的私钥。这不仅可以便捷地获得私钥,还增加了攻击椭圆曲线签名算法的可行性。

    非易失性存储器及其数据恢复方法

    公开(公告)号:CN113948147A

    公开(公告)日:2022-01-18

    申请号:CN202010693278.7

    申请日:2020-07-17

    Abstract: 本申请实施例提供一种非易失性存储器及其数据恢复方法。非易失性存储器包括页缓存器和具有存储单元的阵列,阵列适于通过页缓存器读出或者写入数据,页缓存器包括分别位于阵列上部和下部的上缓存区和下缓存区,上缓存区适于基于数据中奇数位或者偶数位中的一者操作存储单元,下缓存区适于基于数据中奇数位或者偶数位中的另一者操作存储单元。上缓存区和下缓存区至阵列中块的路径较短,使得锁存器中数据翻转的可能性减小。

Patent Agency Ranking