一种V-I转换电路及应用这种转换电路的程控电流源

    公开(公告)号:CN101349927A

    公开(公告)日:2009-01-21

    申请号:CN200810137060.2

    申请日:2008-09-05

    Abstract: 一种V-I转换电路及应用这种转换电路的程控电流源,它涉及电子线路领域及电流源领域。本发明解决了现有V-I转换电路输出电流的变化范围小、不能双向输出和程控电流源精度低及体积过大而无法进行嵌入式开发的问题。一种V-I转换电路,运放A1的正输入端通过电阻R2与运放A2的负输入端和运放A2输出端连接,运放A1的输出端与运放A3正输入端连接并通过采样电阻Rs1与采样电阻Rs2的2脚和运放A2的正输入端连接,运放A3的负输入端与其输出端和采样电阻Rs2的1脚连接。应用V-I转换电路的程控电流源,现场可编程门阵列通过D/A转换模块与V-I转换电路的连接;本发明适用于惯导设备驱动,测量校准仪器的电流源输出等。

    基于Zynq-7000的片上存储器抗单粒子翻转防护方法

    公开(公告)号:CN107291570B

    公开(公告)日:2020-01-07

    申请号:CN201710485237.7

    申请日:2017-06-23

    Abstract: 本发明涉及一种基于Zynq‑7000的片上存储器抗单粒子翻转防护方法,应用于Zynq‑7000SoC在空间环境下的存储器容错设计中,其目的是为了解决空间环境中单粒子翻转对Zynq‑7000芯片内部片上存储器的数据可靠性的影响,保障Zynq‑7000芯片内部双核处理器之间的正确通信。本发明结合Zynq‑7000芯片的资源特性,采用软件EDAC方法实现双核处理器与片上存储器之间通信的数据加固操作,采用软件中断方式实现单位错误和双位错误的状态标记以及单位错的双核同步回写操作,在ARM处理器中实现数据的纠一检二和数据回写功能,从而提高Zynq‑7000内片上存储器抗单粒子翻转能力,为Zynq‑7000SoC内双核处理器之间进行数据通信的可靠性提供一种重要手段。

    一种基于SRAM型FPGA的RAM数据可靠性加固装置及方法

    公开(公告)号:CN106531224A

    公开(公告)日:2017-03-22

    申请号:CN201610939803.2

    申请日:2016-10-25

    CPC classification number: G11C29/42

    Abstract: 一种基于SRAM型FPGA的RAM数据可靠性加固装置及方法,涉及一种基于SRAM型FPGA的片内或片外RAM存储器数据加固装置和方法。为了解决现有的存储器加固方法存在的抗辐射工艺加固费用高、存储器三模冗余硬件开销大、SRAM型FPGA设计的EDAC电路自身可靠性差等问题。本发明采用Hsiao码作为纠错码实现EDAC电路的编解码操作,能实现数据的纠一检二功能,采用缓存方式实现错误数据纠正后的回写,将处理器或外设访问双口RAM的写地址和写数据暂存于地址缓存和数据缓存中。本发明适用于SRAM型FPGA的RAM数据可靠性加固。

    一种全调节母线型卫星电源蓄电池放电调节器

    公开(公告)号:CN106208189A

    公开(公告)日:2016-12-07

    申请号:CN201610473158.X

    申请日:2016-06-24

    Abstract: 一种全调节母线型卫星电源蓄电池放电调节器,涉及卫星电源蓄电池放电领域。本发明是为了解决现有的采用不调节母线方式和半调节母线方式对卫星电源母线电压进行调节,导致地影期间母线电压波动很大,影响整星仪器工作的稳定性的问题。buck拓扑结构电路将蓄电池组的输入电压进行相应的降压转换;电流采样单元将蓄电池放电电流转换为电压信号并输出至控制器;电压采样反馈单元采样调节器输出的电压然后输出;PWM控制单元通过反馈信号输出脉宽信号;开关驱动电路将脉宽信号进行自举驱动用以驱动buck电路的开关管;控制单元接收输出的放电输出电压信号,母线电压降低时接通放电电路为母线提供电能,母线电压超过要求值时切断放电电路。

    VxWorks下CPCI总线开关量与模拟量输出模块硬件架构与时序可配置驱动方法

    公开(公告)号:CN103744805B

    公开(公告)日:2016-04-27

    申请号:CN201410003516.1

    申请日:2014-01-03

    Abstract: VxWorks下CPCI总线开关量与模拟量输出模块硬件架构与时序可配置驱动方法,本发明涉及CPCI总线开关量输出与模拟量输出模块的硬件架构与输出时序可配置驱动方法。本发明是要解决现有的设备驱动程序无法实现开关量输出与模拟量输出在时序上配合的问题。VxWorks操作系统下CPCI总线开关量输出模块:包括CPCI总线,PCI9054接口转换芯片,配置芯片,FPGA可编程逻辑器件,配置供电与输出部分;CPCI总线模拟量输出模块:包括CPCI总线,PCI9054接口转换芯片,配置芯片,FPGA可编程逻辑器件,配置供电,DAC芯片,隔离输出与信号输出接口。本发明应用于计算机程序领域。

    一种卫星高速数传基带数据误码统计及帧排序处理系统及方法

    公开(公告)号:CN105141352A

    公开(公告)日:2015-12-09

    申请号:CN201510443530.8

    申请日:2015-07-24

    CPC classification number: H04B7/18578

    Abstract: 一种卫星高速数传基带数据误码统计及帧排序处理系统及方法,本发明涉及卫星高速数传基带数据误码统计及帧排序处理系统及方法。本发明目的是为了解决现有技术在高码率条件下由误码率统计、帧识别分类及VCID排序组成的卫星数传数据系统性能低的问题。通过以下技术方案实现的:一种卫星高速数传基带数据误码统计及帧排序处理系统,其特征在于它包括:用于对输入数据缓存的前端缓存FIFO模块;用于对输入数据逐bit位比对的误码比对统计模块;用于相同VCID数据帧分类提取的帧识别分类模块;用于对同一VCID数据排序的VCID合路模块;用于对输出数据缓存的数据缓存FIFO模块。本发明应用于卫星数传技术领域。

    一种基于信号强度映射的无线传感器网络定位方法

    公开(公告)号:CN104135768A

    公开(公告)日:2014-11-05

    申请号:CN201410414745.2

    申请日:2014-08-21

    Abstract: 一种基于信号强度映射的无线传感器网络定位方法,本发明涉及信号强度映射的无线传感器网络定位方法。本发明是要解决依靠信号传输模型来估计距离时误差较大,使得定位精度低的问题。该方法是通过步骤一、将M个锚节点部署在定位区域内;步骤二、在定位区域内的位置采样点i上记录未知节点到所有锚节点间无线通信的信号强度数据;步骤三、计算位置采样点i到M个锚节点间无线通信的信号强度的均值RSSIki_u和方差统计信息RSSIki_d;步骤四、实际定位时,在{Di}中选择出最小的距离值Dc,Dc对应的位置采样点的位置信息(xc,yc)作为当前未知节点的位置信息的估计值;等步骤实现的。本发明应用于信号强度映射的无线传感器网络定位领域。

    基于运行时重构的LS-SVM算法FPGA实现方法

    公开(公告)号:CN102135951B

    公开(公告)日:2013-09-11

    申请号:CN201110053247.6

    申请日:2011-03-07

    Abstract: 基于运行时重构的LS-SVM算法FPGA实现方法,涉及到时间预测和FPGA的应用技术领域。该方法在FPGA内设置静态逻辑区和重构区,在静态逻辑区采用PowerPC440作为系统主控器,采用例化为PLB设备的ICAP接口作为配置接口,采用内部的block RAM作为PowerPC440的程序和数据存储区;PowerPC440通过MPMC接口与DDR2RAM连接,用于控制DDR2RAM的数据的读写;重构区通过MPMC的NPI接口与DDR2RAM的连接,PowerPC440与重构区的命令和数据交互通过DDR2RAM进行;将LS-SVM算法训练过程中的核函数矩阵形成过程采用核函数矩阵计算IP模块实现,将最小二乘问题的求解过程采用最小二乘求解IP模块实现,所述两个模块通过重构技术分时载入FPGA进行运算,实现LS-SVM算法。本发明在FPGA的平台上实现了LS-SVM算法的硬件加速,能够实现任意规模样本的LS-SVM算法训练过程。

    卫星分插分离信号检测装置

    公开(公告)号:CN103235191A

    公开(公告)日:2013-08-07

    申请号:CN201310156879.4

    申请日:2013-04-28

    Abstract: 卫星分插分离信号检测装置,涉及一种检测装置。为了解决目前的检测装置不能同时检测卫星分插分离信号的脉宽和幅值、以及测量精度低的问题。本发明在FPGA控制器的控制下,通过RS485总线接收上位机的命令,使用AVR单片机进行命令解析,根据所述命令解析后的结果执行相应操作,信号处理电路、多路模拟开关和A/D转换器测量卫星分插分离信号的幅值,信号处理电路电路和比较器完成卫星分插分离信号的脉冲宽度测量,并通过RS485总线将测量数据上传至上位机。它用于检测卫星分插分离信号的正确性。

    基于PXI总线的多通道并行隔离数据采集装置

    公开(公告)号:CN101984418B

    公开(公告)日:2012-09-05

    申请号:CN201010549426.4

    申请日:2010-11-18

    Abstract: 基于PXI总线的多通道并行隔离数据采集装置,它涉及一种数据采集装置。它为解决现有PXI总线数据采集模块难以同时兼顾各通道隔离、并行采样采集的精度高以及采样速度快的问题而提出。高速数据采集通道的数据信号输出输入端连可编程逻辑控制模块的数据及控制信号输入输出端;可编程逻辑控制模块的存储数据信号输出输入端和发送数据信号输出输入端分别与存储模块的存储数据信号输入输出端和PXI总线接口桥接模块的发送数据信号输入输出端相连;它具有各通道之间的电气隔离可靠,采样精度高、采样速度快的优点;它可广泛适用于各种基于PXI总线的多通道、高精度、高采样速率数据采集和测试的场合。

Patent Agency Ranking